![]() |
內(nèi)容簡(jiǎn)介人們對(duì)寬帶服務(wù)的帶寬要求越來(lái)越高,促使芯片供應(yīng)商使用更多的高速串行收發(fā)器。因此,下一代應(yīng)用采用了多種數(shù)據(jù)速率,從幾 Mbps 到數(shù)百 Gbps,在一種設(shè)備中集成了多種協(xié)議和服務(wù)。以太網(wǎng)等迅速發(fā)展的標(biāo)準(zhǔn)以及對(duì)提高數(shù)據(jù)速率的需求使得高速收發(fā)器成為主要的性能判定依據(jù)。標(biāo)準(zhǔn)單元 ASIC 和 ASSP 不具有人們需要的靈活性,其成本和風(fēng)險(xiǎn)無(wú)法讓用戶及時(shí)實(shí)現(xiàn)技術(shù)創(chuàng)新。本文介紹帶有收發(fā)器的全系列 40-nm FPGA 和 ASIC,發(fā)揮前沿技術(shù)優(yōu)勢(shì),在前一代創(chuàng)新基礎(chǔ)上,解決下一代系統(tǒng)難題。 下載說(shuō)明 |
|
發(fā)布公司:Altera 更新時(shí)間:2010-02-01 |
文件大小:1286.82 Kb 下載次數(shù): 187 |