![]() |
內(nèi)容簡介多晶硅DCP的典型電阻精度在±20%范圍內(nèi)。但相對精度或在具體電阻陣列中阻性元器件的匹配性非常不錯,通常為±1%或更好。因此,為了避免或盡可能減少在投產(chǎn)后還需要再對應(yīng)用電路進行進一步修改的情況,在設(shè)計過程中應(yīng)注意區(qū)別相對精度和總體精度。在本應(yīng)用指南中,我們將討論DCP的精度對電路設(shè)計存在何種影響以及如何改進最終系統(tǒng)精度。 下載說明 |
|
發(fā)布公司:Intersil 更新時間:2009-11-19 |
文件大小:536 Kb 下載次數(shù): 165 |