炎夏將至萬物長,日光明媚且張揚。值此盛夏時節,中國IC設計圈的技術盛宴CadenceLIVE China 2022現已開放注冊。 今年的CadenceLIVE China 為線上虛擬盛會,將由60余位行業和技術專家進行直播分享,數十余家產業鏈合作伙伴的虛擬展臺展示最新技術與產品,無拘于空間地點的限制,您可隨時接入,暢享此技術盛宴!
會議將集聚Cadence的技術用戶、開發者與業界專家,涵蓋最完整的先進技術交流平臺,從IP/SoC設計、驗證仿真、系統分析及多物理場仿真、計算流體力學,到封裝和板級設計的全流程的技術分享,以及針對自動駕駛、人工智能、網絡和5G/6G、云服務等創新應用的客戶案例分享。您也將有機會和開發Cadence工具和IP的技術專家們進行對話。與此同時,還有豐富禮品等您來贏。
新的故事總會在盛夏開始序曲,新的靈感也極有可能于技術交流中迸發。不妨注冊報名本次大會,我們期待新的故事與靈感,也期待與您在CadenceLIVE China 2022中國線上用戶大會的相遇。
一年一度的Cadence全球巡回用戶大會
中國IC設計工程師最大的技術方案分享會
數十家產業鏈合作伙伴的展位技術展示
60余位來自不同IC公司的工程師實際案例分享
涵蓋最完整的先進技術交流平臺
IC設計工程師自己的舞臺!
CadenceLIVE China 2022,期待您的到來!
CadenceLIVE China 2022中國線上用戶大會時間:
8月30日 09:30-17:30
溫馨提示:注冊成功并通過審核(務必使用公司郵箱注冊,且為電子行業工程師)且直播當天準時參會的用戶可獲得EEWorld的神秘禮物(100%有禮)。臨時報名將無法觀看直播。
Cadence公司副總裁,中國區總經理
汪曉煜先生任Cadence副總裁,中國區總經理,全面負責Cadence公司在中國區總體業務戰略規劃、銷售運營,領導本地業務團隊支持中國行業客戶與產業發展。
汪曉煜自2008年加入Cadence公司,先后任職Cadence中國區銷售總監、副總經理等高級管理職位,在業務戰略規劃、行業研究、產學研合作等方面均獲得顯著成績,他的多元化經驗、卓越的領導能力和運營業績備受認可。
汪曉煜曾在Cadence公司負責中國區制造業、華東區業務的發展和客戶支持,及中國產業客戶的業務發展和管理,致力于建立和政府、制造業、設計公司、設計服務公司以及系統公司之間的緊密合作,為中國產業客戶提供先進的產品解決方案和優質高效的專業技術服務,助力中國半導體的進一步發展。
汪曉煜在半導體和EDA行業擁有25年的豐富經驗,在加入Cadence之前先后供職于華東光電集成器件研究所、國家集成電路上海產業化基地、新進半導體等公司和單位。
Cadence公司總裁及首席執行官
Anirudh Devgan博士,自2021年12月起任職Cadence公司總裁及首席執行官,并于2021年8月起成為董事會成員。他于 2017 年至 2021 年間任職公司總裁,負責所有業務集團、研發、銷售、現場工程支持和客戶支持、戰略、營銷、并購、業務發展和 IT。在擔任總裁之前,他是 Cadence 的執行副總裁兼數字與簽核團隊,以及系統驗證團隊的總經理。
在 2012 年加入 Cadence 之前,Devgan 博士曾擔任Magma設計自動化公司定制模擬設計業務部的總經理兼公司副總裁。 再之前也擔任過 IBM 的管理和技術職位,獲得了包括 IBM 杰出創新獎在內的眾多獎項。 Devgan 博士是 IEEE 院士,撰寫了大量研究論文,并擁有多項專利。
Devgan擁有德里印度理工學院的電子工程學士學位,以及卡耐基梅隆大學電子和計算工程的碩士及博士學位。
英特爾研究院副總裁、英特爾中國研究院院長
宋繼強博士現任英特爾研究院副總裁、英特爾中國研究院院長。他帶領的英特爾中國研究院團隊提供了一系列有影響力的研究成果,直接支持和推動英特爾在人工智能,5G,智能自主系統和機器人技術領域的增長。英特爾中國研究院的研究成果成功轉化至英特爾各事業部,在專利、參考平臺設計和行業標準方面亦有豐碩成績。
宋繼強于2008年加入英特爾,時任清華大學-英特爾先進移動計算中心應用研發總監,是創造英特爾Edison產品原型的核心成員。該產品作為英特爾面向創客社區的創新產品于2014年國際消費類電子產品展覽會(CES)上展示。目前,他帶領英特爾中國研究院研發團隊致力于基于自主智能邊緣的算法,系統和硬件平臺的研究。
宋繼強擁有計算機專業博士學位。
在加入英特爾之前,他歷任香港中文大學博士后研究員,香港應用科技研究院首席工程師,北京簡約納電子有限公司研發總監。宋繼強是IEEE的高級會員,中國計算機學會(CCF)杰出會員,他在國際期刊和會議上發表了40余篇學術論文,并擁有30多項專利。宋繼強在中國學術界和產業界享有很高的聲譽,是中國自動化學會(CAA)和中國計算機學會(CCF)委員會委員。他是英特爾中國首席技術發言人,也是英特爾中國首席工程師社區的顧問。
華登國際 董事總經理
黃慶博士現任華登國際董事總經理。半導體行業從事技術、管理和商務工作超過 15 年,從事半導體投資超過 16 年,擁有豐富的企業運營和投資經驗。曾在 IBM 和 ChromaticResearch 工作多年。其后創立了網絡芯片公司 Silicon Access Networks。
黃慶博士主導投資的公司包括兆易創新(SH.603986)、矽力杰(TW.6415)、大疆創新、盛美半導體(NASDAQ:ACMR)、兆日科技(SZ.300333)、深圳國微技術(HK.2239)、晶晨半導體(SH.688099)、 思瑞浦(SH.688536)、芯原股份(SH.688521)、蘇州敏芯(SH.688286)、格科微、翱捷科技 ASR、大連佳峰、加特蘭 Calterah、南京魔迪、廣東大普、籮箕、Rokid 等。
黃慶博士曾在四川大學就讀物理學專業,后在加利福尼亞大學伯克萊分校獲得物理學學士學位和電子工程博士學位。
黃慶博士致力于中國半導體投資逾 16 年,是中國半導體行業協會集成電路設計分會的副理事長。曾獲硅谷最大華人團體華源 2013年度最佳投資人,福布斯中國 2017 年度最佳創業投資人,中國風險投資年度大獎 CVCRI 2020 金投獎,2021 投資界 100 China Investors Top 100。
NVIDIA公司資深總監
 
鄭清源先生目前是英偉達(NVIDIA)公司中國區資深總監。他于2001年在美國硅谷加入英偉達(NVIDIA)公司,并且,自2005年起,被公司派駐上海,幫助建立公司的上海研發中心。他領導的團隊參與設計了英偉達(NVIDIA)公司2007年以來多個GPU和Tegra項目,始終采用業內最先進的制程,成功量產的產品廣泛應用于人工智能,自動駕駛,大數據計算中心,智能設備和游戲等方面。
在加入英偉達(NVIDIA)之前,鄭清源先生曾任職于Avant!,負責物理設計軟件的支持工作,擁有豐富的客戶支持經驗,和協助客戶開發設計流程的成功案例。
鄭清源先生于1990年和1993年在復旦大學分別獲得物理學學士和碩士學位,1997年在西雅圖的華盛頓大學獲得電子工程碩士學位,2012年在中歐國際工商管理學院獲得EMBA管理學學位。
更多演講嘉賓信息更新中...
13:00 - 13:30 CA01-基于Virtuoso SDR-DI流程實現先進工藝中的高可靠性IC設計
13:30 – 14:00 一種加速大規模模擬和射頻IC后仿真的驗證流程
14:00 – 14:30 Spectre FX對混合信號電路的快速仿真
14:30 - 15:00 Enhanced Virtuoso EM-IR Flow
15:00 - 15:30 Legato Application in ZTE Vehicle Analog IC Design
15:30 - 16:00 Improving GLOBALFOUNDRIES Ultra-scale MRAM Layout Design Efficiency with Cadence Virtuoso CLE
16:00 - 16:30 High-Efficient Simulation/Verification Flow with New Generation FastSpice-Spectre FX
16:30 - 17:00 Cadence Liberate Advanced Aging Characterization
17:00 - 17:30 幾種電路遷移方法的對比研究
13:00 - 13:30 Digital Full Flow Technology Delivering Best Power and Performance at 3nm and Below?
13:30 – 14:00 Using Conformal ECO for Functional ECO with Advanced Technology
14:00 – 14:30 從RTL到GDS的功耗優化全流程
14:30 - 15:00 Chip-Centric IR Drop Co-Analysis for High-Performance Design with DLDO
15:00 - 15:30 Comparison between concurrent method and die model-based method in interposer PGV signoff
15:30 - 16:00 基于Librate+Tempus 的先進老化時序分析方案
16:00 - 16:30 Spice Deck Generation and Simulation Flow for Silicon Fail Path Investigation
16:30 - 17:00 A Power Switch Design and Analysis Flow to Lower Rush Current in Low-Power Design
13:00 - 13:30 Cadence Cerebrus ML System to Silicon Deepdive and Innovation Vision
13:30 – 14:00 Using Cadence Cerebrus with Genus to Push PPA
14:00 – 14:30 High-Performance CPU Core Implementation with Cadence Full Flow and Machine Learning
14:30 - 15:00 Acceleration of Floorplan Tuning with Mixed Placer Flow
15:00 - 15:30 22FDX Low Dynamic Power Solution for Edge AI Computing Application
15:30 - 16:00 Clock Tree Optimization Flow For Chip-Top MCU with Complex Clock Structure
16:00 - 16:30 基于HITOC DK與3D-IC Integrity的3D-IC芯片物理設計
16:30 - 17:00 Deep Partition for PPA Optimization Based on Integrity 3D-IC
13:00 - 13:30 SPB Overview
13:30 – 14:00 2.5D Packaging Interposer Design Based on Cadence 3D-IC Platform
14:00 – 14:30 A Scalable Solution for a Multi-Function Boards Electronic System
14:30 - 15:00 Use Allegro EDM Solution Simplifies Library Management and Improves Design Productivity
15:00 - 15:30 Celsius在封裝產品熱仿真中的應用
15:30 - 16:00 Overcoming Signal Integrity Challenges to Improve LPDDR5 DRAM Design Quality
16:00 - 16:30 112G高速數據鏈路通道設計和信號完整性仿真
16:30 - 17:00 IR Correlation Between Post-Silicon Measurement and Voltus-Sigrity 3D-IC Co-Simulation
13:00 - 13:30 Multiphysics Simulation Innovation
13:30 – 14:00 112G Cowos + Package Signal Integrity Co-Simulation
14:00 – 14:30 A Disruptive CFD Technology Applied to Automotive Simulations
14:30 - 15:00 基于電源CPM模型的全鏈路仿真及測試校準流程
15:00 - 15:30 2.5D Interposer HBM2E Design SI/PI Simulation and Co-Analysis
15:30 - 16:00 GDDR6系統串擾優化
16:00 - 16:30 LPDDR5 CA拓撲分析
16:30 - 17:00 PKG Via Pattern tool在prelayout的應用研究
13:00 - 13:30 保序模塊的Formal FPV驗證
13:30 – 14:00 Shift Left Case-Study of Formal Verification using Assertion-based VIP for MHDMA Block
14:00 – 14:30 基于Indago進行Debug仿真的實踐
14:30 - 15:00 PZ1 IP驗證仿真的加速
15:00 - 15:30 Block-Level Hybrid Platform
15:30 - 16:00 基于vManager的大規模IC驗證自動化管理解決方案
13:00 - 13:30 Benefits of a Common Methodology For Emulation and Prototyping
13:30 – 14:00 PSS with Perspec System Verifier Used in Qualcomm SDC SoC DV Team advanced
14:00 – 14:30 基于Cadence CHIACE-LITE和自研BFM的多核SoC系統數據一致性驗證
14:30 - 15:00 Accelerated Verification of GPU DP Display on the Z2 Platform
15:00 - 15:30 基于硬件加速器的RTL、SYSTEMC混合仿真與GEARSHIFT技術的實施
15:30 - 16:00 ASIC Power Analysis Full-Cover Flow Base on Palladium DPA2.0 and Xcelium PowerPlayback
13:00 - 13:30 Cadence Holistic Function Safety Flow for Automotive-Based on “Midas” Platform
13:30 – 14:00 Using Xcelium Apps do Fault Simulation
14:00 – 14:30 基于仿真平臺的系統驗證
14:30 - 15:00 Accelerating Successful Designs with Cadence IP, from HPC, AI/ML to Auto/Mobile/Consumer Applications
15:00 - 15:30 IP Solutions Targeting a Broad Range From Sensing to On-Device AI for Automotive Market Needs
15:30 - 16:00 Arkamys Sound Stage Solution, A Successful Audio Product Ssing Hifi DSPs for Automotive Infotainment System
16:00 - 16:30 基于Cadence Tensilica DSP 平臺的SLAM產品化部署
日程以現場最終公布為準
關于Cadence
Cadence 在計算軟件領域擁有超過 30 年的專業經驗,已成為當今電子設計的領導者。基于公司的智能系統設計戰略, Cadence 致力于提供軟件、硬件和 IP 產品,助力電子設計概念成為現實。Cadence 擁有世界上最具創新精神的企業客戶群, 他們向消費電子、超大型計算機、5G 通訊、汽車、航空、工業和醫療等極具活力的應用市場交付從芯片、電路板到系統的卓越電子產品。 Cadence 已連續八年名列美國《財富》雜志評選的 100 家最適合工作的公司。如需了解更多信息,請訪問公司網站 cadence.com.