
PlanAhead系統教程
PlanAhead 提供了一個 RTL 到比特流設計流程,具有新的改進用戶界面和項目管理功能。借助于 PlanAhead 軟件,您可以通過查看實現和時序結果輕松地分析關鍵邏輯,并且利用布局規劃、約束修改和多種實現工具選項進行有針對性的決策,從而提升設計性能。它具有大量的設計探索與分析特性,能夠幫助您在 RTL 編碼和綜合與實現之間的進行折中。 通過整合 ISE 項目瀏覽器(Project Navigator)而變得方便使用,PlanAhead 軟件擴展了邏輯設計流程方法,能夠幫助您通過布局規劃、多個實現進程、層次化探索、快速時序分析和基于模塊的實現來發揮設計的最大優勢。

首顆28nm FPGA實測 包含10Gbps眼圖
The first-ever 28nm FPGA demonstrates major design functionality within 48 hours, including 10Gbps eye quality.

Xilinx ARM高管聯合介紹可擴展Zynq處理平臺
Vidya Rajagopalan, VP of Processing Platforms at Xilinx, and Dipesh Patel, VP of Technology, Physical IP Division at ARM, introduce the Zynq-7000 Extensible Processing Platform from Xilinx. This new class of product combines an industry-standard ARM? dual-core Cortex?-A9 MPCore? processing system with Xilinx unified 28nm architecture.

賽靈思展示28Gbps高速串行收發器性能
集成了 28Gbps 收發器的 Xilinx Virtex?-7 HT FPGA 可實現業界最高帶寬的平臺。這些器件可為 100G-400G 線路卡乃至更先進的新一代通信系統提供最大的單 FPGA 解決方案。