賽靈思Zynq-7000 All Programmable S...
——2012年11月2日,中國北京 —All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )近日在2012 年ARM技術(shù)大會(huì)(ARM TechCon? 2012)上...>> 詳細(xì)
-
基于FPGA的相檢寬帶測頻系統(tǒng)的設(shè)計(jì)2011-08-30
在電子測量技術(shù)中,頻率測量是最基本的測量之一。常用的測頻法和測周期法在實(shí)際應(yīng)用中具有較大的局限性,并且對被測信號的計(jì)數(shù)存在±1個(gè)字的誤差。而在直接測頻方法的基礎(chǔ)上發(fā)展起來的等精度測頻方法消除了計(jì)...>> 詳細(xì)
-
FPGA提升消費(fèi)電子產(chǎn)品應(yīng)用空間2011-08-30
除了傳統(tǒng)的通信及工業(yè)控制領(lǐng)域外,PLD廠商近來頗為關(guān)注消費(fèi)類電子市場。2008年1月,賽靈思推出其最新的90納米低成本Spartan-3A FPGA器件。針對數(shù)字顯示、機(jī)頂盒以及無線路由器等應(yīng)用而優(yōu)化的這些小封裝器件...>> 詳細(xì)
-
用Xilinx FPGA適應(yīng)不斷變化的廣播視頻潮流2011-08-30
電視臺的演播室需要在不替換龐大的以同軸電纜構(gòu)建的基礎(chǔ)架構(gòu)的情況下,將模擬音頻和視頻轉(zhuǎn)換為數(shù)字音頻和視頻,這樣就逐漸形成了傳輸非壓縮標(biāo)清視頻的串行數(shù)字接口(SDI)協(xié)議。如今,出于重新利用同軸電纜的同...>> 詳細(xì)
-
基于Xilinx FPGA的千兆以太網(wǎng)控制器的開發(fā)2011-08-30
1.千兆以太網(wǎng)技術(shù)簡介 以太網(wǎng)技術(shù)是當(dāng)今應(yīng)用廣泛的網(wǎng)絡(luò)技術(shù),千兆以太網(wǎng)技術(shù)繼承了以往以太網(wǎng)技術(shù)的許多優(yōu)點(diǎn),同時(shí)又具有許多新的特性,例如傳輸介質(zhì)包括光纖和銅纜,使用8B/10B的編解碼方案,采用載...>> 詳細(xì)
-
基于Xilinx FPGA的數(shù)字頻域干擾抵消器2011-08-30
一、項(xiàng)目背景 直放站在現(xiàn)代通信系統(tǒng)中是必不可少的,但是如果直放站的收發(fā)天線隔離度不夠,整機(jī)增益偏大時(shí),輸出信號經(jīng)延時(shí)后反饋到輸入端,會(huì)使直放站輸出信號發(fā)生嚴(yán)重失真產(chǎn)生自激。在無線通信系統(tǒng)中的...>> 詳細(xì)
-
基于AXI4的可編程SOC系統(tǒng)設(shè)計(jì)2011-05-25
《基于AXI4的可編程SOC系統(tǒng)設(shè)計(jì)》一書是作者在《片上可編程系統(tǒng)原理及應(yīng)用》教材的基礎(chǔ)上,專門介紹基于AXI4規(guī)范和Xilinx軟核處理器MicroBlaze實(shí)現(xiàn)嵌入式系統(tǒng)應(yīng)用的高級教程。 現(xiàn)在FPGA越來越被廣泛地應(yīng)用在各個(gè)...>> 詳細(xì)
-
MicroBlaze調(diào)試與跟蹤2011-05-25
MicroBlaze有調(diào)試接口用來支持基于JTAG的軟件調(diào)試工具,例如Xilinx微處理器調(diào)試(Xilinx Microprocessor Debug, XMD)工具。調(diào)試接口用于和XMD連接,XMD和Xilinx的JTAG端口連接。例化的多個(gè)MicroBlaze可以使用單...>> 詳細(xì)
-
MicroBlaze事件及處理2011-05-25
MicroBlaze支持復(fù)位、中斷、用戶異常、斷點(diǎn)和硬件異常。下面將描述和這些事件相關(guān)的處理流程。這些事件按優(yōu)先級從高到低依次為:復(fù)位、硬件異常、非屏蔽斷點(diǎn)、斷點(diǎn)、中斷、用戶矢量(異常)。表3.26記錄了這些事...>> 詳細(xì)
-
MicroBlaze虛擬存儲(chǔ)器管理2011-05-25
運(yùn)行在MicroBlaze處理器的應(yīng)用程序要求使用有效地址訪問4GB地址空間。處理器通過轉(zhuǎn)換模式,以下面兩種方式理解該地址空間:? 在實(shí)模式下,有效地址直接訪問物理存儲(chǔ)器;? 在虛擬模式下,通過處理器的MMU將有...>> 詳細(xì)
-
MicroBlaze寄存器2011-05-25
MicroBlaze處理器內(nèi)有32個(gè)32位的通用寄存器和最多18個(gè)特殊寄存器(取決于配置)。3.2.1通用寄存器32個(gè)32位的通用寄存器為R0-R31。寄存器的值在下載比特流文件時(shí)復(fù)位為0x00000000,表3.4給出了通用寄存器的功能。 ...>> 詳細(xì)
-
MicroBlaze處理器結(jié)構(gòu)概述2011-05-25
MicroBlaze處理器結(jié)構(gòu)概述部分主要介紹了處理器的結(jié)構(gòu)框架,處理器的存儲(chǔ)器結(jié)構(gòu),處理器的數(shù)據(jù)結(jié)構(gòu)和指令,處理器的浮點(diǎn)單元,處理器的FSL接口,處理器的流水和分支結(jié)構(gòu)以及處理器的特權(quán)指令。 3.1.1 MicroBlaze...>> 詳細(xì)
-
AXI4-Stream 功能2011-05-25
AXI4-Stream協(xié)議作為一個(gè)標(biāo)準(zhǔn)的接口,這個(gè)接口用于連接希望交換數(shù)據(jù)的元件。接口用于將產(chǎn)生數(shù)據(jù)的一個(gè)主設(shè)備和接收數(shù)據(jù)的一個(gè)從設(shè)備連接。當(dāng)很多元件和從元件連接時(shí),也能使用這個(gè)協(xié)議。協(xié)議支持使用具有相同設(shè)置...>> 詳細(xì)
-
AXI4-Lite功能2011-05-25
AXI4-Lite接口是AXI4接口的子集專用于和元件內(nèi)的控制寄存器進(jìn)行通信。AXI4-Lite允許構(gòu)建簡單的元件接口,這個(gè)接口是較小的,對設(shè)計(jì)和驗(yàn)證方面的要求更少。AXI4-Lite接口的關(guān)鍵特性包含:? 所有交易的猝發(fā)長度為...>> 詳細(xì)
-
AXI4功能2011-05-24
AXI4協(xié)議基于猝發(fā)式傳輸機(jī)制。在地址通道上,每個(gè)交易有地址和控制信息,這些信息描述了需要傳輸?shù)臄?shù)據(jù)性質(zhì)。在主設(shè)備和從設(shè)備之間所傳輸?shù)臄?shù)據(jù)分別使用到從設(shè)備的寫數(shù)據(jù)通道和到主設(shè)備的讀數(shù)據(jù)通道。在從主設(shè)備...>> 詳細(xì)
-
第1節(jié) AXI概述2011-05-24
Xilinx 同 ARM 密切合作,共同為基于 FPGA 的高性能系統(tǒng)和設(shè)計(jì)定義了 AXI4 規(guī)范。并且在其新一代可編程門陣列芯片上采用了高級可擴(kuò)展接口(Advanced eXtensible Interface, AXI)協(xié)議。 AXI總線是ARM高...>> 詳細(xì)
-
對FPGA進(jìn)行系統(tǒng)設(shè)計(jì)的Xilinx軟件使用方法2011-03-22
Solution:在對FPGA設(shè)計(jì)進(jìn)行最初步的系統(tǒng)規(guī)劃的時(shí)候,需要進(jìn)行模塊劃分,模塊接口定義等工作。通常,我們只能在紙上進(jìn)行設(shè)計(jì)。雖然在紙上我們可以很隨意地書寫,而用紙畫的不方便就在于,如果對某一個(gè)模塊進(jìn)行...>> 詳細(xì)
-
基于Xilinx FPGA的千兆以太網(wǎng)控制器的開發(fā)2011-03-22
1.千兆以太網(wǎng)技術(shù)簡介 以太網(wǎng)技術(shù)是當(dāng)今應(yīng)用廣泛的網(wǎng)絡(luò)技術(shù),千兆以太網(wǎng)技術(shù)繼承了以往以太網(wǎng)技術(shù)的許多優(yōu)點(diǎn),同時(shí)又具有許多新的特性,例如傳輸介質(zhì)包括光纖和銅纜,使用8B/10B的編解碼方案,采用載...>> 詳細(xì)
-
Spartan-3A 的 DDR 2 接口數(shù)據(jù)采集2011-03-22
1 引言 DDR2(Double Data Rate2)SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會(huì))制定的新生代內(nèi)存技術(shù)標(biāo)準(zhǔn),它與上一代DDR內(nèi)存技術(shù)標(biāo)準(zhǔn)最大的不同:雖然采用時(shí)鐘的上升/下降沿同時(shí)傳輸數(shù)據(jù)的基本方式,但DDR2卻擁有2...>> 詳細(xì)
-
賽靈思Spartan-6實(shí)現(xiàn)PCIe兼容系統(tǒng)設(shè)計(jì)2011-03-22
賽靈思公司(Xilinx,Inc。)日前宣布其低成本Spartan-6FPGA系列兼容PCIExpress1。1標(biāo)準(zhǔn),為消費(fèi)、汽車、無線和其它價(jià)格敏感或大批量市場,提供了低風(fēng)險(xiǎn)和低成本的串行連接解決方案。Spartan-6FPGA可滿足為車載...>> 詳細(xì)
-
基于Spartan-6的消費(fèi)數(shù)字電視目標(biāo)設(shè)計(jì)平臺2011-03-22
賽靈思公司(Xilinx, Inc. )日前在美國國際消費(fèi)電子展 (CES) 上宣布推出首款為開發(fā)最先進(jìn)數(shù)字電視 (DTV) 解決方案而優(yōu)化的可編程平臺。該款賽靈思消費(fèi)DTV目標(biāo)設(shè)計(jì)平臺基于低成本、低功耗Xilinx Spart...>> 詳細(xì)
-
基于Spartan-3 FPGA的視頻采集系統(tǒng)設(shè)計(jì)2011-03-22
0 引言 視頻采集的主流實(shí)現(xiàn)方案有兩種:一是基于ASIC,該方案一般采用意法、AMD等公司的專用視頻處理芯片;二是基于DSP,主要采用TI、ADI等公司的DSP信號處理器。它們作為輔處理器,可在主CPU控制下進(jìn)...>> 詳細(xì)
-
Spartan-3 FPGA系列中高效PCB布局的LVDS信號倒相2011-03-22
提要在比較簡單的未大量使用過孔的四層或六層 PCB 上,可能很難對 LVDS 或 LVPECL 這類差分信號布線。其原因是,驅(qū)動(dòng)器上的正極引腳必須驅(qū)動(dòng)接收器上的相應(yīng)正極引腳,而負(fù)極引腳則必須驅(qū)動(dòng)接收器的負(fù)極引腳...>> 詳細(xì)
-
基于Virtex-5 FPGA設(shè)計(jì)Gbps無線通信基站2011-03-22
引言 隨著以TD-SCDMA為代表的3G移動(dòng)通信全面進(jìn)入商用部署,LTE標(biāo)準(zhǔn)基本完成,華為、愛立信成功實(shí)現(xiàn)LTE標(biāo)準(zhǔn)的現(xiàn)場演示[1],以LTE-A、IMT-Advanced為標(biāo)準(zhǔn)的下一代移動(dòng)通信技術(shù)、標(biāo)準(zhǔn)與系統(tǒng)的研發(fā)也已經(jīng)開始。...>> 詳細(xì)
-
Virtex5高性能FPGA的脈沖激光測距系統(tǒng)2011-03-22
1 引言 傳統(tǒng)激光脈沖時(shí)間測距系統(tǒng)常采用模擬電路閾值檢測實(shí)現(xiàn)時(shí)刻鑒別。這種方法比較簡單,但受脈沖幅度變化的影響較大,且對信噪比要求很高。當(dāng)信噪比很低時(shí),則無法實(shí)現(xiàn)測距功能。因此不用門控電路...>> 詳細(xì)
-
Virtex-5 LXl10的ASlC原型開發(fā)平臺設(shè)計(jì)2011-03-22
引 言 目前ASIC設(shè)計(jì)的規(guī)模在不斷擴(kuò)大、復(fù)雜度在不斷增加,與此同時(shí),日益激烈的競爭使得今天的電子產(chǎn)品市場對產(chǎn)品進(jìn)入市場的時(shí)間極為敏感。如何提高驗(yàn)證的效率已成為一個(gè)巨大的挑戰(zhàn)。當(dāng)前對ASIC設(shè)計(jì)者...>> 詳細(xì)
-
在Virtex-5 FPGA芯片中使用CRC硬模塊2011-03-22
數(shù)據(jù)損壞是與數(shù)據(jù)傳輸和存儲(chǔ)有關(guān)的首要問題。只要是在通道上傳輸數(shù)據(jù),就總會(huì)有出現(xiàn)某些錯(cuò)誤的有限概率。 關(guān)鍵是接收模塊要能區(qū)分無錯(cuò)消息和有錯(cuò)消息。檢錯(cuò)有多種方法,其中大多數(shù)都是專門為此目的引入冗...>> 詳細(xì)
-
利用Virtex-5系統(tǒng)監(jiān)控器加強(qiáng)系統(tǒng)管理和診斷2011-03-22
電信行業(yè)要求具有很高的服務(wù)可用性-正如你一拿起電話就希望聽到撥號音一樣。隨著寬帶服務(wù)提供商爭相進(jìn)入音頻和視頻領(lǐng)域(伴隨所謂的"三重播放"的展開),用戶期望他們可以在這些領(lǐng)域?qū)崿F(xiàn)同樣的高可用性。 ...>> 詳細(xì)
-
利用Virtex-5LXT應(yīng)對串行背板接口設(shè)計(jì)挑戰(zhàn)2011-03-22
串行技術(shù)在背板應(yīng)用中的盛行,大大促進(jìn)了這一比例的提高。隨著對系統(tǒng)吞吐量的要求日益提高,陳舊的并行背板技術(shù)已經(jīng)被帶寬更高、信號完整性更好、電磁輻射和功耗更低、PCB設(shè)計(jì)更為簡單的基于串行解串器(SerDe...>> 詳細(xì)
-
使用Virtex-5 FPGA實(shí)現(xiàn)LTE仿真器2011-03-22
功能強(qiáng)大的可編程邏輯平臺使得Prisma Engineering公司能夠針對所有蜂窩網(wǎng)絡(luò)提供可重配置無線測試設(shè)備。長期演進(jìn)(LTE)是移動(dòng)寬帶的最3GPP標(biāo)準(zhǔn),它打破了現(xiàn)有蜂窩網(wǎng)絡(luò)的固有模式。LTE與前代UMTS和GSM標(biāo)準(zhǔn)相比...>> 詳細(xì)
-
利用Virtex-5 FPGA實(shí)現(xiàn)更高性能的方法2011-03-22
在FPGA系統(tǒng)設(shè)計(jì)中,要達(dá)到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲(chǔ)器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級性能的過程中受益于Xilinx 的Virt...>> 詳細(xì)