娇小w搡bbbb搡bbb,《第一次の人妻》,中国成熟妇女毛茸茸,边啃奶头边躁狠狠躁视频免费观看

利用FPGA簡化3GPP-LTE基帶開發

發布者:靜靜思索最新更新時間:2009-06-09 來源: 賽靈思關鍵字:FPGA  3GPP-LTE基帶  LogiCOREs 手機看文章 掃描二維碼
隨時隨地手機看文章

  基帶處理信號通道是設計人員面臨的最大挑戰,但同時,它也為實現基站收發信臺的創新提供了絕佳機會。因此,目前其已然成為OEM廠商實現產品差異化的關鍵。隨著人們逐步認識到,許多針對之前2G和3G系統的技術將無法滿足3GPP LTE,即第4代無線技術的性能和延遲要求,基帶架構設計領域的競爭也開始愈演愈烈。

  處理通道不僅需要比以往強大得多的處理能力,而且所有功能必須在更短的時間內完成。要想解決系統架構師所面臨的一系列挑戰,就要開發一個系統,來滿足運營商積極的投資和運營成本削減目標。圖1顯示了基帶處理系統設計面臨的主要壓力。

F1: 不斷演進的基帶處理需求帶來的挑戰

  基于FPGA的解決方案可以滿足上述要求,同時還能避免常見的性能問題和瓶頸。很多公司正在實施類似計劃,如賽靈思最新推出的LTE上行鏈路通道解碼器和LTE下行鏈路通道編碼器LogiCORE,希望通過在單一IP解決方案中納入多種關鍵的Layer-1功能,來消除FPGA普及道路上的種種障礙。

  硅技術的進步是無線通信技術能夠取得成功的關鍵,因為它可以將甚至更復雜的算法技巧從實驗室帶到實際產品中得以推廣。例如3G網絡中Turbo迭代碼糾錯技術,在10年內完成了從最初發現到商業化推廣的整個過程。創新步伐始終都在持續加快,最為引人注目的是通過各種MIMO天線技術將空間維度(spatial dimension)概念應用到無線通信網絡中。

  但是,隨著4G空中接口的出現,壓力不斷增加,以至于傳統的以DSP為中心的可編程通道卡架構難以應對。FPGA和DSP之間的傳統分割遭遇了性能瓶頸,這種制約的影響很大,因為二者之間需要傳輸的數據量非常大。

  那么,我們如何才能消除類似瓶頸?關鍵在于簡化Layer-1系統架構,并消除芯片間所有不必要的數據傳輸。這樣的簡化流程會引發一些與基于DSP的架構可擴展性有關的問題。設計人員需要IP、軟件和技術支持等更強大的組合,來幫助他們完成向Layer-1系統架構的轉變,在這其中,多數功能都在可編程的硬件環境中實現而非DSP。 [page]

  簡化Layer-1設計

  讓我們更深入分析一下將FPGA單純用作協處理器,從DSP處理器卸載Turbo解碼功能時可能發生的問題。在一個典型的LTE基帶設計中分析這種分區的有效性時,賽靈思的系統架構師們發現,僅僅是通過SRIO連接將數據從DSP處理器轉移到FPGA后再返回,就會占用可用延時預算中超過20%的資源。令人震驚的是,這還不是最壞的情況。如果加上使用更高調制方法(如64-QAM) 編碼、1/3碼率20MHz LTE頻段下的2個MIMO代碼字等混合數據,這一比例會迅速提升,從而使情況惡化。

  一種應對辦法就是簡單地添加更大型的“管道”,部署更多高速的千兆位收發器進行數據傳輸。雖然以這種方式構建系統完全可行,但它會導致系統功耗不必要的增加,因為這種情況下需要相對比較消耗功率的高速串行連接來回傳送數據,而且橋接功能是重復的,因此需要更多硬件資源。

  還有一種更為理想的較好解決方案。通過將Layer-1的大部分功能整合到FPGA中,設計人員就可以避免不必要的開銷,節省的資源可以用來提高系統吞吐量、縮短延遲,同時降低功耗。僅降低功耗這一項就可以直接轉變為系統可靠性提升、成本降低,以及運營成本的節省。

  這種架構方法完全消除了對DSP的需要——當然,如果設計人員愿意的話,也可以加入DSP來執行一些低速率功能。利用這種劃分方法,FPGA實現了整個Layer-1基帶處理功能,將MAC和HARQ處理等其它較高層的功能留給了更具成本效益的通用處理器或網絡處理器——這些處理器也可以處理額外的回傳連接功能。將所有高性能、對時間要求嚴格的功能集成到單一平臺上,FPGA有效地避開了延遲和帶寬局限;同時,分區也變成了一項簡單得多的任務。

  迄今為止,采用這種方法的主要障礙是對簡化流程(從設計概念到硬件)的需求。此外,對已經習慣以DSP為中心設計流程的設計人員來說,他們需要IP和開發工具的幫助才能更容易地利用FPGA的強大功能,并在其中迅速高效地開發基帶功能。

  賽靈思的LTE上行鏈路通道解碼器和LTE下行鏈路通道編碼器LogiCORE,可以消除設計人員在考慮采用FPGA時的顧慮,因為它可以將多種關鍵的Layer-1功能集成到單一IP解決方案中,而這個解決方案可以通過Xilinx CORE Generator工具中的圖形用戶界面進行靈活定制。利用這種設計流程,對FPGA了解有限的工程師們就可以將精力集中于更廣泛的系統設計,從而大大減輕開發和集成的工作量。 [page]

  未來發展方向

  快速、低延遲連接是LTE的關鍵要求,而且在超4G的時代將依然如此。隨著這些以數據為中心的無線系統的演進,許多采用傳統DSP和FPGA分區方法的公司將發現,在不同芯片間傳輸數據的開銷高得難以接受。對于希望在產品設計中尋求額外優勢的設計人員來說,他們可以更輕松地使用基于FPGA的解決方案。擺脫了傳統系統設計方法束縛的工程師,將開發出嶄新的產品,遠離那些將繼續困擾競爭對手的性能問題和開發瓶頸。

  LogiCOREs內部

  賽靈思最近推出的LTE通道編碼器和解碼器LogiCOREs是專為3GPP rel8 E-UTRA eNB基帶處理設計的,符合3GPP TS 36.211 v8.2.0和TS 36.212 v8.2.0(2008-03)規范。它們將支持帶寬高達20 MHz、采用普通(短)CP、64-QAM調制技術和兩個MIMO代碼字的不同配置。這兩種產品都可以處理FDD和TDD幀結構,因此非常適合從TD-SCDMA標準演進而來的系統。

  這種編碼器和解碼器都作為獨立的參數化IP塊提供,可以通過Coregen軟件工具輕松集成到客戶的設計中。為了簡化設計集成,賽靈思可以為它們提供全面的測試、模擬和C模型,幫助完成系統模擬。

關鍵字:FPGA  3GPP-LTE基帶  LogiCOREs 引用地址:利用FPGA簡化3GPP-LTE基帶開發

上一篇:消費電子 FPGA 平臺 ASIC
下一篇:基于CPLD的全幀型CCD圖像傳感器驅動系統設計

推薦閱讀最新更新時間:2024-05-02 20:49

基于DSP/FPGA的超高速跳頻系統基帶設計與實現
跳頻通信系統作為擴頻通信體制中的一種重要類型,以其出色的抗遠近效應、抗干擾能力,在軍用、民用通信領域得到了廣泛應用。跳頻通信方式是指載波受一偽隨機碼的控制, 不斷地、隨機地跳變,可看成載波按照一定規律變化的多頻頻移鍵控(MFSK)。跳頻通信的頻率受偽隨機碼控制不斷跳變,跳頻圖案可以設置幾千乃至上萬個,收發兩端只要跳頻圖案一致,跳頻時間同步,就可在信息傳輸過程中不斷跳變空間頻率信道,實現跳頻通信。 近年來隨著半導體工藝和計算機技術的發展,dsp(Digital Signal Processor)、FPGA(Field Programmable Gates Array)等現代信號處理芯片越來越成熟和普遍使用,以前只能理論研究的跳頻技術
[嵌入式]
基于DSP/<font color='red'>FPGA</font>的超高速跳頻系統<font color='red'>基帶</font>設計與實現
萊迪思sensAI解決方案集合簡化AL/ML模型智能網絡邊緣設備部署
萊迪思sensAI解決方案集合簡化AL/ML模型在智能網絡邊緣設備的部署 支持使用TensorFlow Lite和萊迪思Propel進行基于嵌入式處理器的設計; 包括全新的萊迪思sensAI Studio工具,輕松實現ML模型訓練 中國上海——2021年6月1日——萊迪思半導體公司,低功耗可編程器件的領先供應商,今日宣布推出屢獲殊榮的sensAITM解決方案集合的增強特性,加速開發基于萊迪思低功耗FPGA的AI/ML應用。此次更新包括支持萊迪思PropelTM設計環境進行基于嵌入式處理器的開發,以及支持TensorFlow Lite深度學習框架以實現片上推理。新版本sensAI還包括了萊迪思sensAI Studio設計環
[嵌入式]
基于FPGA的快速并行FFT及其在空間太陽望遠鏡圖像鎖定系統中的應用
摘要:在空間太陽望遠鏡的在軌高速數據處理中,運算時間是影響系統性能的重要環節之一。利用FPGA豐富的邏輯單元實現快速傅里葉變換(FFT),解決 了在軌實時大數據量圖像處理與航天級DSP運算速度不足之間的矛盾;利用溢出監測移位結構解決了定點運算的動態范圍問題。經過實驗驗證,各項指標均達到了設計要求。 關鍵詞:FFT FPGA 蝶形運算 空間太陽望遠鏡項目是我國太陽物理學家為了實現對太陽的高分辨率觀測而提出的科學計劃。它可以得到空間分辨率為0.1"的向量磁圖和0.5"的X射線圖像,實現這樣高的觀測精度的前提就是采用高精度的姿態控制系統和高精度的相關跟蹤系統。從整個系統來看,相關運算所需的時間成為限制系統性能能否提高的一個重要環節。 目前
[半導體設計/制造]
多時鐘域數據傳遞的FPGA實現
隨著EDA技術的發展,由于其在電子系統設計領域中的明顯優勢,FPGA已經在許多方面得到了廣泛應用,特別是在無線通信領域,FPGA以其極強的實時性,指令軟件編程的極大靈活性贏得了巨大的市場。本文采用FPGA來設計一款廣泛應用于計算機、Modem、數據終端以及許多其他數字設備之間的數據傳輸的專用異步并行通信接口芯片,實現了某一時鐘域(如66 MHz)的8位并行數據到另一低時鐘域(如40 MHz)16位并行數據的異步轉換,并且客戶可以根據自己的要求進行數據定義。完成數據在不同時鐘域間的正確傳遞的同時防止亞穩態的出現,保持系統的穩定,是電路設計的關鍵。 1 時鐘域轉換中亞穩態的產生 觸發器是數字電路設計中的一個重要元件,而觸發器工作過
[應用]
RIGOL示波器comparo彰顯Smarter System之先進
眾多的產品正向更智能方向發展,我們必須充分利用 All Programmable 世界所提供的各種資源,以便在競爭中占得先機。這個道理是我在一次不經意的經歷中所悟出的。在 Dave Jones EEVblog 的一個最新視頻中 ( 視頻 網址 http://v.youku.com/v_show/id_XNTM5MzcwNzMy.html ) ,將普源精電公司( RIGOL ) 四五年前推出的 RIGOL DS1052E 數字示波器與其去年推出的新一代“經濟型”數字示波器 DS2072 進行了對比。(《 Motor Trend 》汽車雜志的讀者應該知道,該雜志把對于兩輛不同型號汽車的一一對比評測稱為“
[嵌入式]
RIGOL示波器comparo彰顯Smarter System之先進
基于FPGA的LVDS接口應用
  介紹了基于FPGA的LVDS模塊的應用,實現了將數據通過FPGA(Ahera StratixII EP2S90)的LVDS發送模塊的傳輸,以640 Mbit·s-1數據率送至DAC電路。   1 LVDS技術簡介   LVDS,即Low-Voltage Differential Signaling低壓差分信號,是由美國國家半導體公司于1994年提出的一種信號傳輸模式,在滿足高數據傳輸率的同時降低了功耗,運用LVDS技術可使數據速率從幾百Mbit·s-1到2 Gbit·s-1。   LVDS傳輸方式的原理是用一對線傳輸一個信號,一條傳輸正信號,另一條傳輸相反電平并且在接收端相減,可以將走線上的共模噪聲消除。因為兩根信
[嵌入式]
基于FPGA的自動采集控制系統
隨著當前工業控制自動化日益普及,對于工作環境中的溫度控制也越來越重要。本設計即是針對某些需要持續恒溫的特殊環境而設計的自動溫度采集控制系統。該系統采用FPGA作為硬件核心部分,有效地利用FPGA在可編程門陣列方面的優點,最大限度的使硬件電路軟件化,減少了可視硬件的規模,降低了硬件加工、布線以及元器件采購方面的成本與復雜性,從而降低了故障排查方面的繁雜性。使硬件電路簡潔,降低了整體占用的空間。相對于其他的溫度控制系統,具有小巧,維護維修方便的優點,大大的提高了可維護性,同時由于采用的元器件都比較常見,整體成本較低。因此很適用于一些小規模同時對溫度精度要求不高的場合。 1 系統工作原理 通過傳感器實現對外界環境溫度的采集,并將采集到
[嵌入式]
直擴OQPSK系統載波跟蹤的設計及FPGA實現
   0 引言   載波同步是無線通信系統中一個重要的實際問題,是基帶信號處理的關鍵技術。導致載波頻率及相位不確定性的主要因素有:一是頻率源的漂移會引起載波頻率的漂移;二是電波傳輸的時延會產生載波相位的偏移;三是多普勒頻移,即在發射機和接收機產生相對移動時,會產生多普勒頻移,從而導致載波頻率的偏移;四是多徑效應,即信號在傳輸過程中由于多路徑(發射、折射1傳播引起多徑效應,從而帶來載波頻率和相位的延遲。    1 OQPSK調制原理   偏移四相相移鍵控(Offset QPSK,OQPSK)與QPSK信號常見于擴展頻譜調制,與QPSK信號類似,OQPSK信號的Q路信號相比I路信號延遲半個碼元寬度。其結果是消除了已調信號中突然相
[嵌入式]
直擴OQPSK系統載波跟蹤的設計及<font color='red'>FPGA</font>實現
小廣播
最新嵌入式文章
何立民專欄 單片機及嵌入式寶典

北京航空航天大學教授,20余年來致力于單片機與嵌入式系統推廣工作。

電子工程世界版權所有 京B2-20211791 京ICP備10001474號-1 電信業務審批[2006]字第258號函 京公網安備 11010802033920號 Copyright ? 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
主站蜘蛛池模板: 枣阳市| 阳江市| 东光县| 深州市| 靖州| 青铜峡市| 婺源县| 海盐县| 高雄县| 宁南县| 隆回县| 盘山县| 巫溪县| 北川| 余姚市| 桂林市| 万全县| 舒城县| 伊宁县| 万荣县| 安丘市| 保靖县| 黄龙县| 大兴区| 商洛市| 家居| 闽侯县| 寿光市| 武义县| 樟树市| 新宁县| 濉溪县| 吉安县| 德州市| 彭泽县| 二连浩特市| 潮州市| 武陟县| 阜南县| 娱乐| 南充市|