娇小w搡bbbb搡bbb,《第一次の人妻》,中国成熟妇女毛茸茸,边啃奶头边躁狠狠躁视频免费观看

FPGA的進(jìn)步鋪平了通向真正的SoC解決方案之路

發(fā)布者:WiseSage123最新更新時(shí)間:2009-05-14 來(lái)源: 電子系統(tǒng)設(shè)計(jì)關(guān)鍵字:FPGA  ASIC  SoC 手機(jī)看文章 掃描二維碼
隨時(shí)隨地手機(jī)看文章

      全定制數(shù)字ASIC的前景開始出現(xiàn)陰影。現(xiàn)場(chǎng)可編程門陣列(FPGA)正在接管許多一度被認(rèn)為是全定制芯片專屬領(lǐng)域的應(yīng)用。自從FPGA在約二十年前出現(xiàn)以來(lái),它已經(jīng)通過(guò)將門數(shù)提高了三個(gè)數(shù)量級(jí)而侵占了ASIC的主導(dǎo)地位。此外,F(xiàn)PGA還已經(jīng)增加了高速I/O、嵌入式內(nèi)存、專用鎖相環(huán)(PLL)、以及嵌入式處理器(在一些型號(hào)上)。利用FPGA進(jìn)行設(shè)計(jì)的一個(gè)重要原因是市場(chǎng)上存在著大量以IP(知識(shí)產(chǎn)權(quán))形式呈現(xiàn)的預(yù)設(shè)計(jì)好電路模塊,設(shè)計(jì)工程師可以取得使用許可證并將其集成到他們自己的系統(tǒng)中。

      到目前為止,F(xiàn)PGA還沒(méi)有打入要求模擬功能的系統(tǒng)?;旌闲盘?hào)ASIC繼續(xù)統(tǒng)治著這一領(lǐng)域,盡管隨著Actel的Fusion系列混合信號(hào)FPGA的出現(xiàn),這種狀況可能很快就會(huì)發(fā)生改變。這些基于閃存的可編程系統(tǒng)芯片(PSC)除了提供可編程邏輯交換結(jié)構(gòu)和非易失性閃存之外,還提供了模擬到數(shù)字轉(zhuǎn)換器(ADC)、模擬輸入、MOSFET驅(qū)動(dòng)器、電壓參考和其他模擬功能。

      其他公司則采用將可編程模擬功能與少量可編程邏輯組合在一起的方案。例如,Cypress Microsystems公司提供了PSoC可編程系統(tǒng)級(jí)芯片(SoC)系列,其后Lattice半導(dǎo)體公司又推出了ispPAC Power Manager II系列。

      Actel Fusion PSC的門數(shù)從最小器件的9萬(wàn)門到最大器件的1500萬(wàn)門。除了基于閃存的交換結(jié)構(gòu)配置內(nèi)存之外,這些芯片還集成了從256 kB到1 MB的用戶可編程閃存。此外,為確保數(shù)據(jù)的完整性,閃存包含了單比特糾錯(cuò)和雙比特錯(cuò)誤檢測(cè)功能。


 
      在一些型號(hào)的FPGA中還增加了高速I/O、嵌入式內(nèi)存、專用鎖相環(huán)(PLL)以及嵌入式處理器。[page]

      集成的ADC可以被配置成8位、10位或12位,其內(nèi)部參考電壓則可提供穩(wěn)定的2.56 V輸出。它還提供高達(dá)30個(gè)可擴(kuò)展模擬輸入通道,用作溫度、電壓或電流傳感的輸入。多虧了閃存所需的高壓工藝,設(shè)計(jì)工程師可利用這一技術(shù)來(lái)支持預(yù)擴(kuò)展的模擬輸入通道,使之可處理高達(dá)±12 V的高電壓直接連接。

      Fusion PSC借助其轉(zhuǎn)換器和模擬輸入引腳、以及10個(gè)獨(dú)立的MOSFET門驅(qū)動(dòng)器輸出,可以執(zhí)行許多電源管理和系統(tǒng)管理任務(wù)(例如風(fēng)扇控制),否則這些任務(wù)需要采用多個(gè)外部模擬或混合信號(hào)電路。支持高達(dá)每秒60萬(wàn)次采樣的ADC具有小于1 LSB的差分非線性。

      為了控制轉(zhuǎn)換器和其他系統(tǒng)功能,如8051或ARM的軟CPU可以在邏輯交換結(jié)構(gòu)中進(jìn)行配置。對(duì)于功率敏感的應(yīng)用,PSC提供了超低功耗休眠和待機(jī)模式。

      數(shù)字技術(shù)引領(lǐng)FPGA發(fā)展

      當(dāng)今的數(shù)字FPGA主要向兩個(gè)方向發(fā)展以更好地滿足系統(tǒng)要求:高密度/高性能應(yīng)用和中等密度/成本敏感型應(yīng)用。在要求最高性能的高端領(lǐng)域,基于SRAM的FPGA采用90nm設(shè)計(jì)工藝以提供可與許多ASIC相媲美的性能。

      現(xiàn)在Altera Stratix II 系列和Xilinx Virtex II Pro以及Virtex 4系列中最大的器件集成了近500萬(wàn)門和高達(dá)9 Mbits的SRAM。許多這些芯片也集成了I/O緩沖器、支持每秒幾千兆比特?cái)?shù)據(jù)傳輸速率的串行器/解串器端口、專用乘加器(MAC)模塊、以及用于時(shí)鐘分配的多個(gè)PLL。

      而它不會(huì)止步于此。FPGA供應(yīng)商已經(jīng)在著手開發(fā)用下一代65nm工藝實(shí)現(xiàn)的結(jié)構(gòu)。這樣的設(shè)計(jì)很可能將現(xiàn)有的門數(shù)再提高一倍,集成更多的嵌入式內(nèi)存和專用DSP、甚至更高速的I/O緩沖器。[page]

      為了加快DSP算法和其他乘法密集型應(yīng)用的計(jì)算速度,現(xiàn)在許多FPGA嵌入了專用MAC模塊。這些MAC模塊集中起來(lái)能夠提供每秒數(shù)百的GMAC計(jì)算能力。

      最大的Stratix II芯片含有384個(gè)雙9×9位乘法器,每一個(gè)乘法器都能在高達(dá)450 MHz的頻率下工作(768個(gè)9位乘法器可以在高達(dá)450 MHz的工作頻率下提供346 GMAC處理能力)。這些乘法器也可以被配置為18×18位乘法器,共可提供173 GMAC的處理能力。

      Xilinx Virtex 4 SX55 FPGA集成了512個(gè)專用18位乘法器,當(dāng)時(shí)鐘頻率為500 MHz時(shí),可提供總共256 GMAC的處理能力。當(dāng)其下一代65nm產(chǎn)品推出時(shí),其性能很可能將繼續(xù)得到提高。

      在FPGA上提供的高速I/O緩沖器可以處理3.125 Gbps數(shù)據(jù)速率,以實(shí)現(xiàn)目前的XAUI、 SPI-4.2和Fibre Channel接口。它甚至可實(shí)現(xiàn)Altera的Stratix IIGX系列產(chǎn)品所帶的更高速的I/O緩沖器,它可提供高達(dá)6 Gbps的數(shù)據(jù)傳輸速率。此外,Xilinx Virtex 4系列中的幾款產(chǎn)品集成了幾個(gè)基于Xilin的Rocket I/O技術(shù)的10 Gbps端口。

      當(dāng)然,如此高的性能也使得它們的售價(jià)不菲。每家公司產(chǎn)品系列中的最大門數(shù)器件在中等訂購(gòu)量時(shí)通常售價(jià)達(dá)數(shù)千美元。這樣的價(jià)格通常使這些高容量/高性能芯片僅用于建立系統(tǒng)原型、可配置計(jì)算加速器和ASIC仿真系統(tǒng)。

      如果配置模式能夠被固定下來(lái),那么將FPGA轉(zhuǎn)換為ASIC或結(jié)構(gòu)化ASIC也許是一種經(jīng)濟(jì)可行的替代方案。Altera 提供了 Hard-Copy結(jié)構(gòu)化ASIC選擇方案。幾家ASIC供應(yīng)商也提供了對(duì)Altera和Xilinx FPGA引腳兼容的替代品。

      Xilinx提供了被稱為 EasyPath的一種不同方法,它仍使用FPGA,但實(shí)現(xiàn)了一種能夠利用FPGA上一些非工作門或I/O的方案。軟件可以映射邏輯以旁路FPGA上不能正常工作的部分,從而允許公司使用一些否則就有可能被廢棄的芯片。這一改善的芯片良率使Xilinx可以大幅降低的價(jià)格出售芯片。

      緊盯批量市場(chǎng)

      150萬(wàn)門左右的FPGA產(chǎn)品不管是設(shè)計(jì)還是定價(jià)都針對(duì)批量應(yīng)用(如消費(fèi)電子產(chǎn)品、平板顯示器、HDTV和許多其他市場(chǎng)生命周期很短的系統(tǒng))(圖2)。實(shí)例包括Xilinx的Spartan 3E 系列、Altera的Cyclone II系列、Lattice Semiconducto的EC和ECP系列、 Actel的 ProASIC 3系列和QuickLogic的Eclipse II系列。

      最近,幾家FPGA供應(yīng)商已經(jīng)開始全力開發(fā)低待機(jī)功耗的產(chǎn)品,以使得這些FPGA可以被用于便攜式系統(tǒng)。以QuickLogic最近推出的PolarPro系列為例。在低功率待機(jī)模式下,這些器件消耗的電流只有10微安,大約是其他具有低待機(jī)電流FPGA的十分之一。它的工作功耗也很適中,只有15 mA。PolarPro系列也可提供1百萬(wàn)門和202 kbits RAM的型號(hào)。

關(guān)鍵字:FPGA  ASIC  SoC 引用地址:FPGA的進(jìn)步鋪平了通向真正的SoC解決方案之路

上一篇:S2C發(fā)布TAI Player Pro 3.1版本軟件
下一篇:基于DSP的紅外線設(shè)備遠(yuǎn)程報(bào)警系統(tǒng)的設(shè)計(jì)

推薦閱讀最新更新時(shí)間:2024-05-02 20:48

Actel 針對(duì)MicroTCA市場(chǎng)推出業(yè)界首款以FPGA為基礎(chǔ)的系統(tǒng)管理
經(jīng)測(cè)試的免費(fèi)參考設(shè)計(jì)將推動(dòng) MicroTCA 標(biāo)準(zhǔn)的應(yīng)用, 并提供系統(tǒng)管理功能的定制模板 Actel 公司成為首家半導(dǎo)體供貨商,制定全面涵蓋微型電信運(yùn)算架構(gòu) ( MicroTCA) 的發(fā)展藍(lán)圖,利用現(xiàn)場(chǎng)可編程門陣列 (FPGA) 技術(shù)針對(duì)系統(tǒng)管理提供免費(fèi)和經(jīng)測(cè)試的平臺(tái)。這些全新參考設(shè)計(jì)充分發(fā)揮了 Actel 的單芯片混合信號(hào) Fusion 可編程系統(tǒng)芯片 (PSC) 的優(yōu)勢(shì),當(dāng)中包括實(shí)現(xiàn)完整解決方案所需的軟件、硬件和知識(shí)產(chǎn)權(quán) (IP) ,能夠滿足今天系統(tǒng)設(shè)計(jì)人員對(duì)成本、板卡空間、靈活性、安全性和可靠性的要求。 MicroTCA 是由 PICMG (PC
[新品]
DSP+FPGA的機(jī)載總線接口板研究(一)
ARINC429總線接口板的研制,實(shí)現(xiàn)多通道 ARINC429總線 數(shù)據(jù)的接收和發(fā)送,成為目前對(duì)飛機(jī)機(jī)載總線接口研究的重點(diǎn)。   1 ARINC429總線簡(jiǎn)介   在現(xiàn)代民用飛機(jī)上,系統(tǒng)與系統(tǒng)之間、系統(tǒng)與部件之間需要傳輸大量信息。ARINC規(guī)范就是為了在航空電子設(shè)備之間傳輸數(shù)字?jǐn)?shù)據(jù)信息而制定的一個(gè)航空運(yùn)輸?shù)墓I(yè)標(biāo)準(zhǔn)。   ARINC429(以下簡(jiǎn)稱429)總線協(xié)議是美國(guó)航空電子工程委員會(huì)(Airlines Engineering Committee)于1977年7月提出的,并于同年發(fā)表并獲得批準(zhǔn)使用。它的全稱是數(shù)字式信息傳輸系統(tǒng)DITS。協(xié)議標(biāo)準(zhǔn)規(guī)定了航空電子設(shè)備及有關(guān)系統(tǒng)間的數(shù)字信息傳輸要求。ARINC429廣泛應(yīng)用在先進(jìn)
[模擬電子]
DSP+<font color='red'>FPGA</font>的機(jī)載總線接口板研究(一)
ARM9與FPGA并口通信的實(shí)現(xiàn)
并口通信是最常用基礎(chǔ)功能,實(shí)現(xiàn)ARM9與FPGA的并口通信有兩種方式,一種頗為巧妙,利用SMC(Static Memory Controllor),其中的使能點(diǎn)都通過(guò)寄存器可以輕松控制;另一種方式就是通過(guò)GPIO來(lái)完成。 由于我拿到板子硬件的DRAM_CSN0、DRAM_WEN和DRAM_RDN在前期PCB設(shè)計(jì)時(shí)沒(méi)有充分考慮過(guò)SMC可能被使用,故使用接插件上其他引腳進(jìn)行代替,使用了圖1中畫圈的三根引腳SPI0_MOSI、SPI0_SCK、SPI0_CS。因?yàn)檫@三根引腳可以復(fù)用為GPIO,所以在并口調(diào)試中將這三根引腳當(dāng)作GPIO來(lái)使用。 圖1 圖2 圖3 表1 原SPI功能 GPIO FPGA引腳 功能
[單片機(jī)]
GPS和Galileo接收機(jī)的芯片技術(shù)與系統(tǒng)設(shè)計(jì)
1 引言? ????????GPS(全球定位系統(tǒng))以全天候、高精度、自動(dòng)化、高效率等顯著特點(diǎn)及其所獨(dú)具的定位導(dǎo)航、授時(shí)校頻、精密測(cè)量等多方面的強(qiáng)大功能,使其用途越來(lái)越廣泛。當(dāng)今,美國(guó)的GPS系統(tǒng)、WAAS系統(tǒng)、LAAS系統(tǒng)、覆蓋全球海岸線的DGPS系統(tǒng)、俄羅斯的CLONASS系統(tǒng)、歐盟的Galileo系統(tǒng)和中國(guó)的北斗系統(tǒng)都是具有代表性的星基導(dǎo)航系統(tǒng)。全球定位系統(tǒng)經(jīng)過(guò)近50年的研究和開發(fā),已趨于實(shí)用,形成了衛(wèi)星導(dǎo)航產(chǎn)業(yè)鏈。目前,衛(wèi)星導(dǎo)航的應(yīng)用已經(jīng)遍及軍事、航海、航空、測(cè)量、交通、勘測(cè)等幾乎一切與位置、速度、時(shí)間有關(guān)的人類活動(dòng)中。在各種全球定位系統(tǒng)不斷發(fā)展的同時(shí),GPS用戶端設(shè)備也處于不斷升級(jí)和發(fā)展之中。? ????????從接收機(jī)的結(jié)
[嵌入式]
利用單片機(jī)和FPGA實(shí)現(xiàn)系統(tǒng)中可延時(shí)調(diào)節(jié)模塊的設(shè)計(jì)
基于P89C51RD2和FPGA的信號(hào)延時(shí)模塊主要用在傳輸時(shí)鐘信號(hào)、數(shù)字同步信號(hào)等對(duì)信號(hào)延遲有高要求的點(diǎn)對(duì)點(diǎn)傳輸系統(tǒng)中,它可對(duì)多路信號(hào)進(jìn)行單獨(dú)的適當(dāng)延時(shí)調(diào)整。造成信號(hào)的延遲原因有:不同的傳輸線路、信號(hào)處理時(shí)間不同以及器件速度存在差異等。無(wú)論何種原因,延時(shí)模塊可以對(duì)輸入的已存在有延時(shí)積累的信號(hào)進(jìn)行不同精度、不同范圍的延時(shí)量調(diào)節(jié),使信號(hào)到達(dá)終端后相對(duì)延遲時(shí)間符合要求。由于利用了可編程器件FPGA和增強(qiáng)型單片機(jī),延時(shí)模塊不僅能較好地實(shí)現(xiàn)其功能,而且實(shí)現(xiàn)了系統(tǒng)的模塊化和微型化,利于模塊在系統(tǒng)中的使用和模塊的二次開發(fā)。 系統(tǒng)結(jié)構(gòu)及硬件設(shè)計(jì) 系統(tǒng)結(jié)構(gòu)框圖如圖1。其硬件結(jié)構(gòu)比較簡(jiǎn)單,主要由單片機(jī)P89C51RD、RS-232/TTL接口電路
[單片機(jī)]
利用單片機(jī)和<font color='red'>FPGA</font>實(shí)現(xiàn)系統(tǒng)中可延時(shí)調(diào)節(jié)模塊的設(shè)計(jì)
基于FPGA的QPSK高速數(shù)字調(diào)制系統(tǒng)的研究與實(shí)現(xiàn)
摘要:介紹了一種基于FPGA的QPSK的高速數(shù)字調(diào)制系統(tǒng)的實(shí)現(xiàn)方案。先從調(diào)制系統(tǒng)的基本框圖入手,簡(jiǎn)要介紹其實(shí)現(xiàn)原理及流程;然后著重介紹FPGA功能模塊的軟件編程、優(yōu)化及整個(gè)系統(tǒng)的性能。 關(guān)鍵詞:FPGA QPSK 直接序列擴(kuò)頻 高速調(diào)制 1 系統(tǒng)實(shí)現(xiàn)原理及流程 本調(diào)制系統(tǒng)的設(shè)計(jì)目的是實(shí)現(xiàn)高速數(shù)字圖像傳輸。系統(tǒng)的硬件部分主要包括FPGA、A/D轉(zhuǎn)換器、D/A轉(zhuǎn)換器、正交調(diào)制器、輸出電路等。根據(jù)數(shù)字圖像傳輸?shù)奶攸c(diǎn),采用擴(kuò)頻調(diào)制技術(shù)。這是因?yàn)閿U(kuò)頻方式的抗干擾、抗衰落及抗阻塞能力強(qiáng),而且擴(kuò)頻信號(hào)的功率譜密度很低,有利于隱蔽。同時(shí),為了提高數(shù)據(jù)傳輸?shù)目煽啃院陀行?,降低信?hào)失真度,減少碼間干擾,在調(diào)制系統(tǒng)中還加入編碼、交比例中項(xiàng)及匹
[應(yīng)用]
基于FPGA的DS/CDMA解擴(kuò)解調(diào)模塊設(shè)計(jì)與實(shí)現(xiàn)
在CDMA通信系統(tǒng)中,用于基站信號(hào)轉(zhuǎn)發(fā)的接收機(jī)是一個(gè)核心模塊,一臺(tái)接收機(jī)只是處理一路用戶的解擴(kuò)解調(diào)顯然是不合理的,為了提高接收機(jī)的效率和降低成本,有必要設(shè)計(jì)一種多路CDMA信號(hào)通用解擴(kuò)解調(diào)平臺(tái)。而FPGA具有功能強(qiáng)大,開發(fā)工程投資小,周期短,可反復(fù)編程修改,保密性能好,開發(fā)工具智能化等優(yōu)點(diǎn),本項(xiàng)目決定采用FPGA作為設(shè)計(jì)平臺(tái);本文首先建立了CDMA信號(hào)的擴(kuò)頻調(diào)制與解擴(kuò)解調(diào)系統(tǒng)模型,然后提出設(shè)計(jì)這樣一個(gè)多路CDMA信號(hào)通用解擴(kuò)解調(diào)平臺(tái)。該平臺(tái)將保證處理CDMA解擴(kuò)解調(diào)的通用性,既可以將此平臺(tái)用在CDMA信號(hào)蜂窩基站的建設(shè)上,也可以用在CDMA衛(wèi)星地面的基站建設(shè)上。   圖1 DS/CDMA解擴(kuò)解調(diào)系統(tǒng)原理框圖 1 DS/CDM
[嵌入式]
超聲診斷儀動(dòng)態(tài)濾波器中FPGA技術(shù)的原理分析及應(yīng)用
引言   超聲成像是當(dāng)今醫(yī)學(xué)影像診斷的主要成像方法之一,它以超聲波與生物之間的相互作用作為成像基礎(chǔ),具有對(duì)人體無(wú)傷害、無(wú)電離輻射、使用方便、適用范圍廣、設(shè)備價(jià)格低等優(yōu)點(diǎn)。為了讓超聲圖像能夠更加清晰,現(xiàn)代超聲診斷儀對(duì)超聲信號(hào)進(jìn)行動(dòng)態(tài)濾波。動(dòng)態(tài)濾波包含模擬動(dòng)態(tài)濾波和數(shù)字動(dòng)態(tài)濾波。模擬動(dòng)態(tài)濾波器要改變器件的參數(shù),從而達(dá)到改變通頻帶中心頻率的效果,方法簡(jiǎn)易,效果很好。同時(shí),控制信號(hào)是來(lái)自FPGA輸送出的數(shù)字信號(hào),經(jīng)D/A轉(zhuǎn)換所得,采用FPGA實(shí)現(xiàn)控制信號(hào),實(shí)現(xiàn)了很高的精度,達(dá)到了預(yù)想的效果。   選用CycloneⅢ EP3C16Q240C8在FPGA內(nèi)實(shí)現(xiàn)數(shù)字電路,工作頻率高,同時(shí)各個(gè)模塊并行工作,能夠很好的解決系統(tǒng)時(shí)序上的問(wèn)題。
[嵌入式]
超聲診斷儀動(dòng)態(tài)濾波器中<font color='red'>FPGA</font>技術(shù)的原理分析及應(yīng)用
小廣播
最新嵌入式文章
電子工程世界版權(quán)所有 京B2-20211791 京ICP備10001474號(hào)-1 電信業(yè)務(wù)審批[2006]字第258號(hào)函 京公網(wǎng)安備 11010802033920號(hào) Copyright ? 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
主站蜘蛛池模板: 成都市| 佛教| 澜沧| 昆明市| 全州县| 尉犁县| 南部县| 冷水江市| 衡阳市| 封丘县| 兰溪市| 桃园市| 弥渡县| 积石山| 尼勒克县| 中超| 临湘市| 青海省| 利津县| 陆川县| 凤台县| 多伦县| 东乌珠穆沁旗| 丁青县| 德令哈市| 基隆市| 江津市| 斗六市| 荣昌县| 云龙县| 从化市| 玉林市| 曲阳县| 施甸县| 东安县| 古交市| 天津市| 盈江县| 平邑县| 徐水县| 平遥县|