娇小w搡bbbb搡bbb,《第一次の人妻》,中国成熟妇女毛茸茸,边啃奶头边躁狠狠躁视频免费观看

低功耗FPGA設計技術

發布者:朱顏素韻最新更新時間:2008-09-22 來源: 互聯網關鍵字:FPGA  低功耗 手機看文章 掃描二維碼
隨時隨地手機看文章

一、前言

      隨著系統功率預算的不斷緊縮,迫切需要新型低功率元器件。對通信基礎設施而言,電路板冷卻、機箱體積小型化以及系統可靠性在系統設計中都起著重要的作用。對e-應用,電池壽命、熱耗散和小體積尺寸是主要的設計難點。選用智能器件,輔以正確的設計技巧增加了符合功率預算的可能性。盡管可編程邏輯器件(PLD)有很好的性能,然而卻以犧牲功耗為代價。Actel公司的抗熔斷型FPGA提供低功耗且高性能應用的理想解決方案。本文涵蓋Actel eX系列以及SX/SX-A系列器件,詳細描述了器件的結構特點與設計技巧。

二、抗熔斷型FPGA的結構與特點

      Actel公司的抗熔斷型FPGA是用先進的CMOS工藝制作的,內部采用專利的金屬-金屬抗熔斷元件。抗熔斷互連就象純金屬互連一樣,而與用晶體管開關的SRAM互連截然不同。抗熔斷結構消除了CRAM互連開關中圖騰柱結構的功耗,并且縮小了器件的尺寸,使全部連線資源都位于硅片的頂部。這種結構可以更形象地用掩埋在金屬層上的“模塊海洋”來描述,極大地減少了芯片的尺寸以及開關的電阻與電容,從而降低了功耗(圖1)。

      分段式連線資源

      該類器件采用分段式連線資源,其容量是連線的長度,寬度和負載的函數。分段式連線較全長式短,因而電容也較小。分段結構還允許切斷未使用連線,進一步減小了電容。當信號需要傳輸較長距離時,可將多個線段連接在一起,這是通過連線開關完成的。由于這類開關是快速且低功耗的,因此不會增加功耗與延時。eX以及SX/SX-A結構采用稱為Fastconnet與Directconnect兩種創新的局部連線資源將邏輯塊連接在一起。此外,器件還具有由不同段長度組成的其它連線資源,以備需要較長距離的連線信號連接使用。

      低功耗模式引腳

      eX器件提供一個專用的低功耗引腳,這是降低功耗的又一種手段。它能關閉所有的內部電荷泵,將靜態電流降低至幾乎為0。當然用戶必須細心地處理某些邊緣效應,這將在下文詳細討論。

      細晶粒結構

      粗晶粒PLD與FPGA邏輯的效率比Actel細晶粒邏輯塊低,因而浪費了很多邏輯功能。Actel eX,SX/SX-A系列是在細晶粒4輸入MUX基本結構上構建的,且備有多個控制輸入。一個單元能實現多達5個輸入的邏輯功能,使邏輯映射功能更有效。這種細晶粒結構與大量的且分段的連線資源相結合,有助于在不犧牲性能的前提下降低功耗。

      非易失性與通電時即時工作

      由于Actel FPGA采用抗熔斷技術,本質上是非易失性的,在通電時能即時工作,器件在通電序列中無需進行重構,信息是永久性編程的,信息的存儲與保持不消耗電流,從而減小靜態電流,降低功耗。器件不必攜帶通電系統引導程序的PROM,因而是一種高性能的單片解決方案。

三、降低功耗的設計技巧

      基于CMOS的設計主要消耗三類切率:內部的(短路)、漏電的(靜態的)以及開關的(電容)。當門電路瞬變時,VDD與地之間短路連接消耗內部功率。漏電功耗是CMOS工藝普遍存在的寄生效應引起的。而開關功耗則是自負載電容,放電造成的。開關功耗與短路功耗合在一起稱為動態功耗。下面介紹降低靜態功耗和動態功耗的設計技巧。

      降低靜態功耗

      雖然靜態電流與動態電流相比可以忽略不計,然而對電池供電的手持設備就顯得十分重要,在設備通電而不工作時更是如此。靜態電流的因素眾多,包括處于沒有完全關斷或接通的狀態下的I/O以及內部晶體管的工作電流、內部連線的電阻、輸入與三態電驅動器上的拉或下拉電阻。在易失性技術中,保持編程信息也需一定的靜態功率。抗熔斷是一種非易失性技術,因此信息存儲不消耗靜態電流。

      下面介紹幾種降低靜態功耗的設計方法:

·驅動輸入應有充分的電壓電平,因而所有晶體管都是完全通導或關閉的。

·由于I/O線上的上拉或下拉電阻要消耗一定的電流,因此盡量避免使用這些電阻。

·少用驅動電阻或雙極晶體管,這些器件需維持一個恒定電流,從而增加了靜態電流。

·將時鐘引腳按參數表推薦條件連接至低電平。懸空的時鐘輸入會大大增加靜態電流。

·在將設計劃分為多個器件時,減少器件間I/O的使用。

      eX器件LP方式引腳的使用

      Actel eX系列設計了特殊的低功率“休眠”模式。在該引腳驅動至高電平800ns后,器件進入極低功率待機模式,待機電流小于100μA。在低功率模式下,所有I/O(除時鐘輸入外)都處于三態,而內核全部斷電。由于內核被斷電,觸發器中存儲的信息會丟失,在進入工作模式(在引腳驅動至低平200ms后)時,用戶需再次對器件初始化。同樣,用戶也應關閉所有通過CLKA、CLKB以及HCLK輸入的時鐘。然而這些時鐘并不處于三態,時鐘就可進入器件,從而增加功耗,因此在低功率模式下,時鐘輸入必須處于邏輯0或邏輯1。

      有時用戶很難阻止時鐘進入器件。在此場合,用戶可使用與CLKA或CLKA相鄰的正常輸入引腳并在設計中加進CLKINT。這樣,時鐘將通過靠近時鐘引腳的正常輸入進入器件,再通過CLKINT向器件提供時鐘資源。

      采用這種輸入電路后,由于常規I/O是三態的,因此用戶不必擔心時鐘進入器件。當然,增加一級門電路會產生0.6ns的較大時鐘延時,幸好這在多數低功率設計中是可以接受的。注意應將與CLKINT緩沖器相關的CLKA或CLKB引腳接地。

      此外還要注意,CLKINT只可用作連線時鐘,HCLK并不具備將內部走線網連接到HCLK的能力,因而HCLK資源不能被常規輸入驅動。換句話說,如果使用LP引腳就不能使用HCLK;使用HCLK時就應在外部截斷時鐘信號。

      降低動態功耗

      動態功耗是在時鐘工作且輸入正在開關時的功耗。對CMOS電路,動態功耗基本上確定了總功耗。動態功耗包括幾個成分,主要是電容負載充電與放電(內部與I/O)以及短路電流。多數動態功率是內部或外部電容向器件充、放電消耗的。如果器件驅動多個I/O負載,大量的動態電流構成總功耗的主要部分。

      對設計中給定的驅動器,動態功耗由下式計算

      p=CL×V 2 DD×f

      式中,CL是電容負載,VDD是電源電壓,f則是開關頻率。總功耗是每個驅動器功耗之總和。

      由于VDD是固定的,降低內部功耗就要降低平均邏輯開關頻率,減少每個時鐘沿處的邏輯開關總數、減少連線網絡,特別是高頻信號連線網絡中的電容值。對低功率設計,需要從系統至工藝的每個設計級別中采取相應預防措施,級別越高,效果越好。

四、減少開關活動量的設計方法

      減少開關動作可在設計流程中的各個級別加以控制。當然,在設計周期最初階段的結構確定影響最大。設計者應統盤考慮時鐘門控、總線時分復用、減少毛刺、使用功率低的數據通路元件、減少高開關信號的邏輯電平等。下面敘述某些常用的技巧。

      時鐘門控

      這是最廣泛使用的方法,即在器件末使用時截斷時鐘來降低功耗。然而正確地截斷時鐘十分重要。門控信號與門控邏輯應正確地設計,以消除時鐘線上的任何毛刺。再者,門控邏輯會增加時鐘的延時,影響建立時間與保持時間。由于抗熔斷是一種極快速的技術,引入的延時很小且容易控制。在使用時鐘門控時,用戶應仔細地安置門控邏輯,將時鐘網絡的延時降低到最小限度。典型的門控邏輯如圖3所示。

      防護技巧

      這是一種在塊輸出不用時防止輸入信號使塊開關工作的技巧。例如考慮一個乘法器,它的輸出僅在某些特定條件下才使用。在此場合可增添一個鎖存器,這樣每當輸出不用時,乘法器的輸入將阻止不必要的開關動作帶入乘法器(圖4)。一個鎖存器只需一個組合單元,并不占用過多芯片面積。

      總線復用

      高密度設計的布局必須留有空地并相當地展開,才可完成,這便導致連線長,每個線上開關多,這些因素產生不良的時序結果并增加了功耗。此外,塊中的邏輯趨向于分類集結在一起,總線跨越不同塊時需走過較長的距離。在一個設計中采用時分復用寬總線技術,可減少總線的數量,有利于時序和功耗。再者,在DSP設計中,數據是相關的,這表明大多數數據位并未改變狀態。攜帶相關數據的總線應盡量復用在一起,進一步減少MUX、DEMUX邏輯中的開關活動(圖5)。

      減少毛刺與流水作業

      毛刺是信號趨于穩定前不必要的開關動作。每個時鐘沿改變了寄存器間組合邏輯的輸入。對每個節點而言,不同的輸入路徑有不同的延時,它將多次改變狀態。節點上的毛刺與該節點的邏輯深度,也就是節點至最初輸入的邏輯門個數有關。到達節點的邏輯錐體越深、越寬,毛刺也越多。降低邏輯深度,減少邏輯錐體的開關輸入可減少這類毛剌。流水線、時序驅動合成以及邏輯單元的合理映射能減少邏輯級的數量。

      流水線是又一種技巧,它在很長組合路徑的中點引入寄存器。寄存器會增加等待時間,卻能增加速度,減少邏輯級。引入附加寄存器增加了一定的功耗,然而能極大地減少毛剌。例如,一個用ACTGEN生成的流水線16×16位不帶符號乘法器所消耗的功率比未使用流水線的同樣器件少。

      降低頻繁開關轉換信號的邏輯深度

      重新安排“if-else”表達式,用戶可將毛刺或快變化信號移至邏輯錐體的后部。這樣既減少開關動作的傳播,又降低了功耗。在合成時,合成工具總是試圖降低高開關概率輸入信號的邏輯級,當輸入具有同等開關概率時,最好采用平衡樹來合成邏輯。

      選擇功率低的數據通路元件

      不同的數據通路元件對功耗產生不同的影響。例如,脈動進位具有少扇出,從而減少了邏輯面積,降低了功耗;然而它又使用了深開關傳播,因此就有一個利弊權衡,折衷考慮。譯碼器通常是重負荷的,向它提供一個使能信號可在譯碼器不使用時防止輸出的不必要開關動作。對計數器,Gray計數器具有最低開關率,應經常使用。對內部存儲器尋址,也應使用Gray尋址。

      狀態機編碼

      狀態機在傳統上是按二進制編碼的。然而采用Gray編碼,相鄰狀態可減少瞬變的次數。有時不可能在所有狀態中使用Gray編碼,則應在狀態矢量中增加觸發器的數量以減少開關的次數。另一種方法是使用one-hot編碼,雖然該編碼使用的觸發器較多,即可減少組合邏輯的使用,在帶多個輸出且每個輸出是幾個狀態的函數的狀態機中更是如此。根據狀態機的形式,設計者可在Gray、One-hot或二進制間進行選擇。

      使用異步邏輯

      雖然并不經常推薦使用異步邏輯,有時它也能降低功耗。一個例子是前文已提及的時鐘門控。時鐘大約消耗30%的總動態功率。在eX、SX/SX-A系列中,每個序列元件具有連線時鐘的時鐘選擇邏輯、一個硬連時鐘(HCLK)或常規連線資源。對每個已使用的觸發器,它的時鐘選擇邏輯以時鐘速率開關。減少時鐘輸入開關有助于降低功耗。例如一個異步二進制計數器的功耗僅為同步計數器的一半。當然,異步邏輯會帶來諸如競爭狀態,保持時間出錯的時序問題。因此使用異步邏輯時特別推薦運行極小-極大條件下的時序模擬法。

      降低時鐘速率

      雖然時鐘速率是固定的,有時也可采用低速并行而不是高速串行的方案。上文已提及,每個觸發器都有相應的時鐘選擇邏輯,時鐘切耗占總功耗的很大一部分。任何旨在減少時鐘開關動作的措施都有助于降低功耗。由于Actel的模塊和連線結構具有低功率特片,使用附加邏輯模塊來補償較低時鐘速率還是能節省功率的。

 

關鍵字:FPGA  低功耗 引用地址:低功耗FPGA設計技術

上一篇:低功耗加密型語音硬件平臺的設計與實現
下一篇:如何處理好嵌入式DSP設計中的功耗優化

0

推薦閱讀最新更新時間:2025-03-22 18:40

針對GPON突發模式接收器的低功耗FPGA方案
  帶服務能夠支持三重應用(即支持語音、視頻和數據)至第一英里的客戶,例如持續發展的小商業和住宅。FTTx中的主角是GPON(吉比特無源光網絡,Gigabit Passive Optical Network),它提供較高的帶寬替代DSL和電纜的基于光纖的網絡。FTTx為家庭的第一英里應用,諸如光纖到戶(FTTH),光纖到樓(FTTB),光纖到路邊(FTTC)等。隨著下行數據速率高達2.5Gbps,以及改進現存的電信設施的需求,針對這些第一英里的應用,GPON網絡是受歡迎的選擇。由于有效地增加了帶寬,預計GPON會超過EPON(以太無源光網絡,Ethernet Passive Optical Network),因此會選擇GPON作為
[嵌入式]
針對GPON突發模式接收器的<font color='red'>低功耗</font><font color='red'>FPGA</font>方案
QuickLogic最新FPGA低功耗,可削減系統設計開銷
QuickLogic公司日前發布最新的FPGA產品——PolarPro系列。PolarPro器件具有費效比高、功耗超低等優點,并提供小型化封裝,支持便攜應用所必須的節能策略,同時保持了傳統FPGA器件靈活配置和開發迅速的優勢。 PolarPro系列獨有的嵌入式電路同時滿足了降低功耗與削減系統設計開銷的需求。通過集成FPGA邏輯與嵌入式電路,PolarPro器件的電路實現了高速總線對總線接口、雙端口SRAM模塊以及共位異步FIFO控制器、高費效比DDR存貯器擴展以及時鐘管理單元。PolarPro器件的所有電路均能用新的超低功耗模式(VLP)進行優化,以實現低功耗應用。 全新的PolarPro系列增加了VLP深度即時休眠的待機模式
[新品]
STM32低功耗模式下GPIO如何配置最節能?
STM32低功耗模式下GPIO如何配置最節能,這里總結了一下四點,親測有效(基于STM32L011芯片 LL庫),可降低幾百微安。 1、將未使用的GPIO 配置為模擬輸入模式 GPIO始終有一個輸入通道,可以是數字或模擬通道,如果不需要讀取GPIO數據,則優先配置為模擬輸入。 對 I/O 端口進行編程作為模擬配置時: 輸出緩沖器被關閉 施密特觸發器輸入被禁用,因此I/O引腳的每個模擬值零消耗。施密特觸發器的輸出被強制為恒定值(0)。 上拉和下拉電阻被硬件關閉 將不常用的GPIO配置為模擬輸出,例程如下所示(LL庫): GPIO_InitStruct.Mode = LL_GPIO_MODE_ANALOG; 2、調節GPIO
[單片機]
意法半導體推出STM32U3微控制器,面向遠程、智能和可持續應用,拓展超低功耗系列創新
新MCU利用尖端的近閾值芯片設計,創下性能功率比新記錄 密鑰保護和廠內證書安裝,加強網絡安全 典型應用:電水燃氣表、醫療保健設備和工業傳感器 2025年3月12日,中國—— 服務多重電子應用領域、全球排名前列的半導體公司意法半導體 (STMicroelectronics,簡稱ST;) 推出了STM32U3新系列微控制器 (MCU),設計采用先進的節能創新技術,降低智能互聯技術的部署難度,尤其是在偏遠地區的部署。 新系列MCU目標應用鎖定物聯網設備。通常情況下,物聯網設備必須保持長時間運行,免維護,依靠紐扣電池、環境太陽能電池或熱電源的有限電能維持運行。典型應用是工作功耗極低的產品設備,包括電水燃氣表、血糖儀、胰
[單片機]
意法半導體推出STM32U3微控制器,面向遠程、智能和可持續應用,拓展超<font color='red'>低功耗</font>系列創新
GD32 MCU進入低功耗模式導致無法再進行程序下載怎么辦?
很多朋友在調試GD32 MCU的低功耗模式時會遇到一個問題:程序中讓MCU進入了Sleep、Deepsleep或者Standby模式,之后MCU就無法再下載程序了。這是因為在低功耗模式下,MCU的SW口和JTAG口是無法訪問的。比如下面的程序就會導致該問題發生: 該main函數中第一步是打開PMU時鐘,然后馬上讓MCU進入Deepsleep模式,當你想要再次下載程序時,IDE會有如下錯誤提示(不同IDE報錯不同): 遇到這種情況怎么辦呢?難道只能重新換一顆芯片了?不不不,其實有方法解決這個問題的。 方法一: GD32 MCU的啟動模式根據芯片上的BOOT0和BOOT1腳是可以選擇三種模式: 一般情況下,BOOT0需
[單片機]
GD32 MCU進入<font color='red'>低功耗</font>模式導致無法再進行程序下載怎么辦?
基于Intel Atom Z5XXP系列低功耗車載娛樂系統解決方案
方案描述: 本方案采用 Intel Atom 系列 Z5XXP +US15W芯片組方案,通過PCIE、LPC總線連接Xlinx FPGA,與汽車電子系統連接,配合顯示模塊和音頻模塊,可完成高性能低功耗的X86結構的 車載娛樂 系統. 車載信息娛樂解決方案中采用英特爾? 凌動? 處理器以允許汽車開發人員創建單一通用的硬件和軟件平臺,以: ? 降低開發成本 ? 簡化設計復雜性 ? 加快上市時間 ? 在軟件中實現更多的選項和創新 ? 簡化產品更新 運用英特爾強大的可互操作開發環境和寬廣的第三方生態系統(英特爾? 嵌入式聯盟)獲得幫助,以構建您的 IVI 解決方案 方案設計圖: 方案關鍵器件表:
[汽車電子]
基于Intel Atom Z5XXP系列<font color='red'>低功耗</font>車載娛樂系統解決方案
e-peas在CES上展示最新低功耗MCU及人數統計應用
e-peas展出的能源自主監控系統支持能量手機以滿足其電力需求,可用于人數統計和面部識別(訪問存儲的數據以確認個人身份)等應用。 e-peas 演示的核心將是改變游戲規則的 EDMS105N MCU。 EDMS105N MCU是一款功耗優化的 32 位產品,可以提供 24MHz 的運行頻率。它依賴于 ARM Cortex-M0 處理內核,從而利用工程師已經熟悉的平臺和相關工具。 這是市面上功耗最低的 Cortex-M0 MCU,在工作模式下僅消耗 18μA/MHz。它有一系列不同的睡眠狀態,其中最低的情況下,僅消耗340nA功耗(RTC和 8kB SRAM 保留)。 MCU 中嵌入了多種不同的接口(UART、I2
[單片機]
e-peas在CES上展示最新<font color='red'>低功耗</font>MCU及人數統計應用
用于地震學和能源勘探應用的低噪聲、低功耗DAQ解決方案
精密數據采集(DAQ)系統在工業應用中深受歡迎。一些DAQ應用中需要低功耗和超低噪聲。一個例子是地震傳感器相關應用,從地震數據中可以提取大量信息,這些信息可用于廣泛的應用,例如結構健康監測、地球物理研究、石油勘探甚至工業和家庭安全1。 DAQ信號鏈要求 地震檢波器是將地振動信號轉換成電信號的機電轉換裝置,適用于高分辨率地震勘探。它們沿著陣列被植入地面,用于測量地震波從非連續面(如層面)反射回來的時間,如圖1所示。 圖1.地震源和檢波器陣列 要捕獲地震檢波器的小輸出信號,必須構建高靈敏度DAQ信號鏈以進行數據分析。總均方根噪聲應為1.0 μV rms,有限的平坦低通帶寬范圍為300 Hz至400 Hz左右,同時
[模擬電子]
用于地震學和能源勘探應用的低噪聲、<font color='red'>低功耗</font>DAQ解決方案
添点儿料...
无论热点新闻、行业分析、技术干货……
最新嵌入式文章
何立民專欄 單片機及嵌入式寶典

北京航空航天大學教授,20余年來致力于單片機與嵌入式系統推廣工作。

 
EEWorld訂閱號

 
EEWorld服務號

 
汽車開發圈

 
機器人開發圈

電子工程世界版權所有 京B2-20211791 京ICP備10001474號-1 電信業務審批[2006]字第258號函 京公網安備 11010802033920號 Copyright ? 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
主站蜘蛛池模板: 湟源县| 普兰店市| 堆龙德庆县| 淳安县| 绿春县| 孝昌县| 漳平市| 榆社县| 西昌市| 高青县| 康保县| 阳东县| 汤原县| 南木林县| 临沭县| 和硕县| 邵阳县| 佛坪县| 汶上县| 汉阴县| 永修县| 改则县| 大同县| 高青县| 古蔺县| 房产| 祥云县| 潞城市| 星子县| 鄄城县| 德保县| 应用必备| 阜南县| 凌云县| 绿春县| 师宗县| 花莲市| 南汇区| 沂水县| 肇庆市| 江安县|