娇小w搡bbbb搡bbb,《第一次の人妻》,中国成熟妇女毛茸茸,边啃奶头边躁狠狠躁视频免费观看

Altera徹底改變基于FPGA的浮點DSP

發布者:EtherealHeart最新更新時間:2014-09-08 來源: 互聯網關鍵字:Altera  FPGA  DSP 手機看文章 掃描二維碼
隨時隨地手機看文章
  公司日前宣布在浮點性能方面實現了變革。是第一家在中集成硬核IEEE 754兼容浮點運算功能的可編程邏輯公司,前所未有的提高了性能、設計人員的效能和邏輯效率。硬核浮點模塊集成在正在發售的 20 nm Arria 10 和SoC中,也集成在14 nm Stratix 10 FPGA和SoC中。集成硬核浮點DSP模塊結合先進的高級工具流程,客戶可以使用Altera的FPGA和SoC來滿足越來越高的大計算量應用需求,例如高性能計算 (HPC)、雷達、科學和醫療成像等。

  含在Arria 10和Stratix 10器件中的硬核單精度浮點DSP模塊基于Altera創新的精度可調DSP體系結構。傳統的方法使用定點乘法器和FPGA邏輯來實現浮點功能,而Altera的硬核浮點DSP與此不同,幾乎不使用現有FPGA浮點計算所需要的邏輯資源,從而提高了資源效率。這一革命性的技術支持Altera在Arria 10器件中實現1.5 TeraFLOP (每秒浮點運算次數)的DSP性能,而在Stratix 10器件中DSP性能則高達10 TeraFLOP。DSP設計人員可以選擇定點或者浮點模式,浮點模塊與現有設計后向兼容。

  Altera 公司軟件、IP及DSP市場總監Alex Grbic評論說:“在我們的器件中實現IEEE 754兼容浮點DSP模塊的確在FPGA上實現了變革。采用硬核浮點功能,Altera FPGA和SoC的性能和功耗效率比在更多的應用上優于微處理器和GPU。”

  FPGA的每瓦性能最高

  FPGA具有精細粒度的密集流水線體系結構,因此非常適合用作高性能計算加速器。器件包含了硬核浮點DSP模塊,因此客戶可以使用Altera FPGA來解決大數據分析、石油和天然氣行業的地震建模,以及金融仿真等世界上最復雜的HPC問題。在這些以及很多其他大計算量應用中,與DSP、CPU和GPU相比,FPGA的每瓦性能是最高的。

  節省了數月的開發時間

  在Altera FPGA和SoC中集成硬核浮點DSP模塊能夠縮短近12個月的開發時間。設計人員可以將其DSP設計直接轉譯成浮點硬件,而不是轉換為定點。結果,大幅度縮短了時序收斂和驗證時間。Altera還提供多種工具流程,幫助硬件設計人員、基于模型的設計人員以及軟件編程人員在器件中輕松實現高性能浮點DSP模塊。

  · DSP Builder高級模塊庫提供了基于模型的設計流程,設計人員使用業界標準MathWorks Simulink工具在幾分鐘內就可以完成系統定義和仿真,直至系統實現。

 

Altera徹底改變基于FPGA的浮點DSP

  · 對于軟件編程人員,Altera在FPGA編程中率先使用了OpenCL,并面向FPGA提供基于C語言的通用高級設計流程。Arria 10 FPGA浮點DSP模塊結合使用方便的開發流程,為軟件編程人員提供了硬件直接轉譯方法,幫助他們縮短了開發和驗證時間。

  Arria 10 FPGA和SoC詳細信息

  基于TSMC 20SoC工藝技術,Arria 10 FPGA和SoC在單個管芯中實現了業界容量最大、性能最好的DSP資源。應用專利冗余技術,Altera開發了含有1百15萬邏輯單元(LE)的業界密度最大的20 nm FPGA管芯。Arria 10器件性能比最快的28 nm高端FPGA高出15%,功耗比以前的28 nm Arria系列低40%。

  20 nm Arria 10器件是業界唯一具有硬核浮點DSP模塊的FPGA,也是在FPGA架構中嵌入了硬核ARM? Cortex?-A9處理器系統的唯一20 nm SoC。器件帶寬比前一代高4倍,還具有很多其他針對高性能應用進行了優化的特性。Arria 10器件特性包括:

  · 芯片至芯片/芯片至模塊接口速率高達28.3 Gbps的串行收發器

  · 支持17.4 Gbps的背板

  · 單個器件中含有96個收發器通道

  · 雙核ARM Cortex-A9處理器系統

  · 硬核浮點DSP模塊

  · 支持下一代存儲器,包括業界速率最高的2666 Mbps DDR4,支持高速串行存儲器的混合立方存儲器互操作功能。

  供貨信息

  現在可以提供具有硬核浮點DSP模塊的Altera 20 nm Arria 10 FPGA。將于2014年下半年提供面向Arria 10器件中硬核浮點DSP模塊的浮點設計流程,包括了演示和基準測試。客戶現在可以采用Arria 10 FPGA開始設計,軟件實現浮點,提供設計流程支持后,無縫移植到硬核浮點實現。

關鍵字:Altera  FPGA  DSP 引用地址:Altera徹底改變基于FPGA的浮點DSP

上一篇:一種基于ARM+DSP的音頻處理系統設計方案
下一篇:Maxim Integrated推出高速、18位數據采集系統(DAS)參考設計

推薦閱讀最新更新時間:2024-05-02 23:09

基于FPGA技術的新型高速圖像采集
  現代的圖形采集技術發展迅速,各種基于ISA、PCI等總線的圖形采集卡已能在市場上買到,但是價格比較昂貴,并且處理功能簡單.對于特殊需要不能很好滿足,往往需要加上后續處理部分,這給特殊需要的用戶帶來了不便.采用現場可編程芯片及DSP處理芯片構成的圖像采集系統,可以根據不同的需要進行現場編程,具有通用性好、價格相對便宜等特點.   該系統采用PHILIP公司最新推出的視頻A/D芯片7111,將從CCD輸出的PAL制式的全電視信號轉換為數字信號,由FPGA作為采樣控制器將該八位數字信號存入片內RAM中,隨后可根據具體需要由DSP進行預處理,提取有用數據(數據量已很小),然后將所需結果經由ISA總線交給計算機處理,完成接口功能.
[嵌入式]
基于<font color='red'>FPGA</font>技術的新型高速圖像采集
艾睿電子、Altera和NewKen為視頻監控市場提供業界第一款全HD WDR 3G-SDI全包解決方案
2012年,7月9號,——艾睿電子公司(NYSE:ARW)、Altera公司(NASDAQ: ALTR)和NewKen技術公司今天宣布,通過艾睿電子公司為中國和臺灣的用戶提供業界第一款全HD WDR 3G-SDI全包解決方案。這一全包解決方案是由艾睿電子公司和NewKen聯合開發,并由艾睿電子公司提供支持,包括Altera Cyclone IV FPGA和CPLD安全芯片,支持Apical的HD WDR全圖像信號處理(ISP)流水線IP和AltaSens的1080p60 A3372E3-4T圖像傳感器,這一傳感器提供質量非常高的圖像。這有利于設計經驗不足的工程師快速高效的完成視頻監控攝像設計工程。 設計監控攝像機遇到的最大問題是
[安防電子]
IC貴族的傳奇——德州儀器
  如果說三星、臺積電,ARM等公司是半導體行業的后起之秀,德州儀器就是當之無愧的貴族。看看他的歷史,感覺更像是集成電路研究所,而實際上,這家成立于1930年的企業,不只在研究方面聲名顯赫,更是一家不折不扣的商業傳奇公司! 貴族的歷史讓所有人艷羨   1954年 生產首枚商用晶體管、1958年 TI工程師Jack Kilby發明首塊集成電路(IC)、1967年發明手持式電子計算器……當拿出這樣一份成績單時,相信所有的企業都會羨慕TI的輝煌。的確,在半導體領域,提起TI沒有人會懷疑他的能力,大家更多的是把他作為整個行業的帶頭大哥,也有人說他是半導體領域的祖字輩公司,但不管評價如何,TI的名聲地位無人撼動!   然而
[電源管理]
IC貴族的傳奇——德州儀器
開放式FPGA增加測試靈活性
現在的大多數儀器通過將封閉式FPGA與固定固件相結合來實現儀器的各種功能。如果您看過一個拆解后的示波器,您可能已經看過里面的FPGA.FPGA提高了測試儀器的處理能力,而且如果您會使用儀器中的開放式FPGA,就可以自己編寫儀器的測試功能。 儀器廠商早就認識到FPGA的優勢,而且也利用其獨特的處理能力來實現儀器的各種特性: *在示波器上進行預觸發采集 *在矢量信號分析儀上通過信號處理生成I和Q數據 *實時實現模式生成和高速數字儀器的向量比較 測試設備制造商正在致力于幫助用戶更好地利用FPGA,以針對更多的特定應用進行優化。為了幫助您理解這一轉變的好處,以下幾點是FPGA特別適用于測試應用的關鍵屬性: *確定實時的處理 *真正的并行執
[測試測量]
開放式<font color='red'>FPGA</font>增加測試靈活性
開放、標準、免費 賽靈思發布Vitis統一軟件平臺
FPGA以及采用它們的片上系統架構具有可配置、適應性強的特性,使得該技術在從AI驅動的數據中心到智能邊緣設備和IoT的眾多應用中都是關鍵。作為其不斷發展過程中的一部分,賽靈思一直在將這種自適應技術集成到用于機器學習的平臺加速器解決方案,以及結合了各種計算資源的特定架構解決方案。 但是,當今異構計算架構的問題之一是,普通軟件開發人員很難使用它們。 開發人員必須具有大量的硬件專業知識,才能了解如何最有效地利用系統中從CPU到GPU和FPGA的各種計算資源。 好消息是,近日賽靈思發布了一款名為Vitis的新的免費統一軟件平臺。 該公司希望可以讓包括軟件工程師和 AI 科學家在內的廣大開發者都能受益于硬件靈活應變的優勢。 Vi
[嵌入式]
開放、標準、免費 賽靈思發布Vitis統一軟件平臺
基于TMS320 C6455的以太網通信程序的設計
隨著以太網技術的普及和發展,以太網的通信速率從百兆網逐漸進入了千兆網,甚至萬兆網,其通信速率已經滿足了常用信號處理機所需要的吞吐率。而以前僅用來做信號處理的DSP器件逐漸也加入了以太網通信功能,常見的如TI公司的DM642,C6455,C6678等DSP器件都帶有以太網接口,這給一些需要高速通信接口的信號處理板的設計提供了極大的便利。本文利用某處理板上的TI公司高端DSP器件TMS320 C6455,完成了信號處理板與人機界面之間的高速以太網通信功能。系統測試結果表明,利用C6455實現的以太網通信接口完全滿足系統設計要求,并且系統具有組成簡單、系統集成度高等優點。 1 硬件平臺 信號處理板的主要硬件包括兩路高速DAC,
[嵌入式]
 基于TMS320 C6455的以太網通信程序的設計
“一幀影像,動用兩塊芯片”,OPPO Find X5 Pro為何要如此勞師動眾?
手機ISP這個賽道越來越熱鬧了,此前除了聯發科和高通等手機廠商之外,鮮有其他公司涉足這一產品。而在2021年,包括OPPO、小米以及VIVO都陸續推出自己的“ISP”類芯片,而華為海思則是于近期推出了應用于物聯網智能終端的ISP。 影像計算也需要DSA 為什么大家都瞄準ISP這一風口?此前,OPPO芯片產品高級總監姜波曾在馬里亞納X的發布會時表示,影像將成為手機重要差異化的特性,而馬里亞納X正是OPPO“ 計算影像探索的第一步 ”。 摩爾定律的發展至今,無論是對PC、服務器還是手機而言,常規處理器在功耗、算力等各方面已經遇到了不少瓶頸,于是DSA架構開始變得愈發流行(DSA,即針對應用領域做優化的處理器架構,區別于通
[手機便攜]
“一幀影像,動用兩塊芯片”,OPPO Find X5 Pro為何要如此勞師動眾?
用EZ-USB實現TMS320C6X與主機數據傳輸
DSP主要應用于實時和大數據量的信號處理系統,當它與主機進行通信時,數據交換速度和接口的復雜度是系統的一個關鍵性能指標,因此迫切需要一種能滿足高速、簡潔要求的通信方式,通用串行總線USB以其高速和內置電源兩個特性,對提高設備的性能、降低成本和系統小型化具有很大的實際意義,本系統采用高速DSP(TMS320C6713),配合嵌入USB2.0協議的芯片CY7C68013,實現小規模主從式系統中主機與DSP間的高速通信。經實際驗證,系統運行可靠,是一種比較好的高速數據傳輸與處理的解決方案。 1 USB控制芯片 Cypress公司的EZ-USB FX2系列芯片是最早符合USB2.0協議的微控制器之一。它集成了收發器(transceiv
[嵌入式]
小廣播
最新嵌入式文章
何立民專欄 單片機及嵌入式寶典

北京航空航天大學教授,20余年來致力于單片機與嵌入式系統推廣工作。

電子工程世界版權所有 京B2-20211791 京ICP備10001474號-1 電信業務審批[2006]字第258號函 京公網安備 11010802033920號 Copyright ? 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
主站蜘蛛池模板: 麻江县| 麻城市| 阿拉善盟| 石门县| 建水县| 永春县| 鹤山市| 梅州市| 霍州市| 华阴市| 墨竹工卡县| 那曲县| 沂水县| 南漳县| 盐津县| 徐州市| 盘锦市| 苍溪县| 延吉市| 拉萨市| 郑州市| 遂宁市| 彝良县| 井陉县| 舞钢市| 汤阴县| 石门县| 罗山县| 翁源县| 黄龙县| 博客| 阿尔山市| 丰城市| 中牟县| 金寨县| 荣成市| 武宣县| 雅安市| 大竹县| 喜德县| 怀集县|